AES加密算法在RFID系统上的实现
| 摘要 | 第1-8页 |
| ABSTRACT | 第8-9页 |
| 第一章 绪论 | 第9-13页 |
| ·论文研究的目的和意义 | 第9-10页 |
| ·RFID 系统中密码技术的研究状况 | 第10-11页 |
| ·RFID 系统中密码技术的发展趋势 | 第11-12页 |
| ·论文的主要工作及结构安排 | 第12-13页 |
| 第二章 射频识别系统中的AES 算法 | 第13-33页 |
| ·射频识别系统的结构及工作原理 | 第13-16页 |
| ·应答器的结构 | 第13-14页 |
| ·阅读器的结构 | 第14-15页 |
| ·RFID 系统的工作原理 | 第15-16页 |
| ·数字调制法 | 第16页 |
| ·ISO/IEC14443 标准 | 第16-17页 |
| ·AES 算法简介 | 第17-18页 |
| ·AES 算法的结构 | 第18-21页 |
| ·AES 算法中的数学知识 | 第21-24页 |
| ·有限域 | 第21-22页 |
| ·域上的多项式 | 第22页 |
| ·字节运算和字运算 | 第22-24页 |
| ·AES 算法的原理 | 第24-31页 |
| ·加密的基本轮变换 | 第24-27页 |
| ·解密的基本轮变换 | 第27-29页 |
| ·子密钥的生成 | 第29-31页 |
| ·分组密码的一般设计原则 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 第三章 AES 算法硬件实现分析 | 第33-50页 |
| ·硬件实现的设计方法与开发流程 | 第33-36页 |
| ·实现方法分析 | 第33-34页 |
| ·设计方法的选择 | 第34-35页 |
| ·开发流程 | 第35-36页 |
| ·AES 算法硬件设计的总体结构 | 第36-38页 |
| ·各模块的设计 | 第38-49页 |
| ·接口模块的设计描述 | 第38-39页 |
| ·控制模块的设计描述 | 第39-40页 |
| ·加解密运算模块的设计描述 | 第40-47页 |
| ·密钥扩展模块的设计描述 | 第47-49页 |
| ·本章小结 | 第49-50页 |
| 第四章 AES 算法模块的综合仿真 | 第50-56页 |
| ·AES 算法IP 核时序描述 | 第50-51页 |
| ·AES 算法IP 核AVS 总线接口信号说明 | 第51-52页 |
| ·密钥扩展模块的仿真测试 | 第52-53页 |
| ·加/解密运算模块的仿真测试 | 第53-55页 |
| ·加密模块仿真测试 | 第53-54页 |
| ·解密模块仿真测试 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 总结 | 第56-57页 |
| 英文缩写和全称对照表 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 致谢 | 第61-62页 |
| 附录 | 第62页 |