数字信道化接收机研究
摘要 | 第1-6页 |
Abstract | 第6-10页 |
1 绪论 | 第10-13页 |
·研究背景及其意义 | 第10-11页 |
·研究的目的 | 第11-12页 |
·本文结构 | 第12-13页 |
2 信道化接收机和数字接收机理论基础 | 第13-28页 |
·信道化接收机理论基础 | 第13-22页 |
·基本工作原理 | 第13-17页 |
(1) 纯信道化接收机 | 第14-16页 |
(2) 频带折叠信道化接收机 | 第16页 |
(3) 时分制信道化接收机 | 第16-17页 |
·频率模糊问题及其分辨途径 | 第17-19页 |
·信道化接收机的特点及其应用 | 第19-22页 |
·数字接收机理论基础 | 第22-24页 |
·采样定理 | 第23-24页 |
(1) 奈奎斯特采样定理 | 第23页 |
(2) 带通采样定理 | 第23-24页 |
·数字接收机工作原理 | 第24页 |
·数字信道化原理 | 第24-28页 |
3 数字信道化接收机的实现 | 第28-53页 |
·技术指标 | 第28页 |
·系统组成 | 第28-30页 |
·系统主要部组件及其工作原理 | 第30-41页 |
·频率粗分路器 | 第30-32页 |
(1) 频率粗分路器大信道带宽的选择 | 第31页 |
(2) 六端口环行器 | 第31页 |
(3) 交指带通滤波器 | 第31-32页 |
·中频细分路 | 第32-33页 |
(1) 中频信号的中频选择 | 第32页 |
(2) 中频细分路及其分路方法 | 第32-33页 |
·滤波器旁频切除的方法 | 第33-35页 |
(1) 比幅法 | 第34-35页 |
(2) 限幅法 | 第35页 |
·变频模块 | 第35-36页 |
(1) 锁相本振源的原理 | 第35页 |
(2) 锁相本振源的原理框图 | 第35-36页 |
·单片集成中放 | 第36页 |
·数字信道化的工作原理 | 第36-41页 |
(1) 仿真 | 第38-40页 |
(2) 检测和输出接口设计 | 第40-41页 |
·雷达信号的脉内特征分析 | 第41-45页 |
·DDC电路 | 第41-42页 |
·脉内分析算法 | 第42-45页 |
·关键技术的实现 | 第45-53页 |
·高速A/D采样模块 | 第45-48页 |
(1) 高速A/D的选型 | 第45-47页 |
(2) A/D数据转换电路 | 第47页 |
(3) A/D数据存储 | 第47-48页 |
(4) A/D测试模块 | 第48页 |
·数字滤波器组 | 第48-51页 |
·DSP处理模块 | 第51-53页 |
(1) DSP选型 | 第51页 |
(2) DSP算法 | 第51-53页 |
4 系统的有关指标分析和计算 | 第53-56页 |
·接收机灵敏度 | 第53页 |
·接收机动态范围 | 第53-54页 |
·频率分辨力 | 第54-56页 |
5 结论 | 第56-57页 |
·研制总结 | 第56-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-59页 |