MIMO检测算法的研究与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文研究背景 | 第7-8页 |
·多输入多输出技术概述 | 第8-10页 |
·分集增益 | 第8-9页 |
·复用分集 | 第9页 |
·MIMO 系统的主要性能指标 | 第9-10页 |
·论文的主要工作及内容安排 | 第10-11页 |
第二章 MIMO 信道特性及信道容量 | 第11-21页 |
·无线衰落信道的传播特性 | 第11-15页 |
·大尺度衰落 | 第11-12页 |
·小尺度衰落 | 第12-14页 |
·衰落信道的包络统计特性 | 第14-15页 |
·MIMO 系统容量分析 | 第15-19页 |
·MIMO 系统模型 | 第15-16页 |
·独立衰落MIMO 的信道容量 | 第16-19页 |
·本章小结 | 第19-21页 |
第三章 MIMO 检测算法及性能仿真 | 第21-33页 |
·分层空时码模型 | 第21-23页 |
·MIMO 检测算法 | 第23-28页 |
·最大似然译码算法 | 第23-24页 |
·迫零译码算法 | 第24页 |
·最小均方误差译码算法 | 第24-25页 |
·HPML 算法 | 第25-28页 |
·各检测算法的性能仿真比较 | 第28-31页 |
·仿真环境的建立 | 第28页 |
·复杂度分析 | 第28-29页 |
·仿真结果与分析 | 第29-31页 |
·本章小结 | 第31-33页 |
第四章 HPML 检测算法的实现 | 第33-55页 |
·DSP 开发设计流程简介 | 第33-36页 |
·硬件测评 | 第33-35页 |
·系统构架设计 | 第35-36页 |
·软件开发 | 第36页 |
·基于ADSP-T5201 的硬件平台的设计方案 | 第36-49页 |
·DSP 处理器模块设计 | 第37-44页 |
·FPGA 设计 | 第44-45页 |
·外部存储器设计 | 第45页 |
·FLASH 设计 | 第45-46页 |
·系统电源设计 | 第46-48页 |
·印刷电路板 | 第48-49页 |
·HPML 算法软件设计 | 第49-54页 |
·DSP 系统的工程文件设计 | 第49-50页 |
·HPML 算法处理流程 | 第50-51页 |
·DMA 传输 | 第51-52页 |
·DMA 中断服务程序 | 第52-53页 |
·DSP 系统程序优化设计 | 第53-54页 |
·本章小结 | 第54-55页 |
第五章 结束语 | 第55-57页 |
·回顾与总结 | 第55页 |
·进一步研究方向 | 第55-57页 |
致谢 | 第57-59页 |
参考文献 | 第59-62页 |