浮点运算中前导0预测算法的前缀模型的研究与实现
| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 第一章 绪论 | 第9-15页 |
| 1.1 研究背景及意义 | 第9-10页 |
| 1.2 国内外研究现状 | 第10-11页 |
| 1.3 浮点运算流程 | 第11-14页 |
| 1.3.1 浮点数据格式 | 第11-12页 |
| 1.3.2 浮点加减运算的流程 | 第12-14页 |
| 1.4 论文研究内容 | 第14页 |
| 1.5 论文主要贡献 | 第14-15页 |
| 第二章 基于前缀计算理论的前导0检测算法 | 第15-18页 |
| 2.1 前缀的相关定义 | 第15页 |
| 2.2 前导0检测算法的前缀模型 | 第15-16页 |
| 2.3 前导0的二分递归检测算法 | 第16-17页 |
| 2.4 本章小结 | 第17-18页 |
| 第三章 前导0预测算法设计与研究 | 第18-28页 |
| 3.1 预处理 | 第18页 |
| 3.2 重编码 | 第18-21页 |
| 3.2.1 分析字符串的构成 | 第18-19页 |
| 3.2.2 重编码逻辑规则 | 第19-21页 |
| 3.3 二分递归算法 | 第21-25页 |
| 3.3.1 递归初值的确定 | 第23页 |
| 3.3.2 递归关系的推导 | 第23-25页 |
| 3.4 验证 | 第25-27页 |
| 3.5 本章小结 | 第27-28页 |
| 第四章 编码电路的实现与仿真验证 | 第28-40页 |
| 4.1 预编码电路的设计 | 第28-31页 |
| 4.2 预编码电路的仿真验证 | 第31-32页 |
| 4.3 重编码电路的设计 | 第32-38页 |
| 4.3.1 主体电路的设计 | 第33-36页 |
| 4.3.2 64 位移位器的设计 | 第36-37页 |
| 4.3.3 整体电路的设计 | 第37-38页 |
| 4.4 重编码电路仿真验证 | 第38-39页 |
| 4.5 本章小结 | 第39-40页 |
| 第五章 检测模块 | 第40-55页 |
| 5.1 条件选择模块的设计与实现 | 第40-46页 |
| 5.1.1 条件选择电路的逻辑规则 | 第40-41页 |
| 5.1.2 条件选择电路整体的设计与实现 | 第41-46页 |
| 5.2 电路检测模块的设计与实现 | 第46-51页 |
| 5.3 仿真验证 | 第51-54页 |
| 5.4 本章小结 | 第54-55页 |
| 第六章 总结与展望 | 第55-57页 |
| 6.1 总结 | 第55-56页 |
| 6.2 展望 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 附录A:64 位预编码电路原理图 | 第60-61页 |
| 附录B:64 位重编码电路原理图 | 第61-62页 |
| 附录C:64 位检测电路原理图 | 第62-63页 |
| 致谢 | 第63-64页 |