摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 研究背景 | 第10-11页 |
1.2 高性能DSP简介 | 第11-14页 |
1.2.1 KeyStone架构 | 第12-13页 |
1.2.2 TCI6638K2K简介 | 第13-14页 |
1.3 论文结构安排 | 第14-16页 |
第二章 基带板卡设计 | 第16-26页 |
2.1 基带板整体设计 | 第17-20页 |
2.1.1 各子系统设计 | 第17-18页 |
2.1.2 接口详细设计 | 第18-20页 |
2.2 电源设计 | 第20-24页 |
2.2.1 各个芯片用电需求 | 第20-22页 |
2.2.2 上电顺序要求 | 第22-24页 |
2.3 时钟设计 | 第24-25页 |
2.4 本章小结 | 第25-26页 |
第三章 DSP启动加载方案设计与实现 | 第26-39页 |
3.1 DSP启动过程 | 第26-28页 |
3.2 多核启动原理 | 第28-29页 |
3.3 PCIE启动模式 | 第29-32页 |
3.3.1 PCIE启动时上位机作用 | 第29-30页 |
3.3.2 PCIE启动中DSP功能 | 第30页 |
3.3.3 PCIE接口地址转换 | 第30-32页 |
3.4 PCIE启动实现 | 第32-34页 |
3.4.1 地址翻译初始化 | 第32-33页 |
3.4.2 文件格式解析 | 第33页 |
3.4.3 实现软复位 | 第33-34页 |
3.5 IIC启动模式 | 第34-36页 |
3.6 IIC启动实现 | 第36-38页 |
3.6.1 IIC总线 | 第36-37页 |
3.6.2 Boot Table的生成 | 第37-38页 |
3.7 本章小结 | 第38-39页 |
第四章 SRIO接口驱动设计 | 第39-51页 |
4.1 RapidIO协议 | 第39-40页 |
4.2 SRIO接口概述 | 第40-42页 |
4.2.1 S-O内部数据流 | 第40-42页 |
4.2.2 包格式 | 第42页 |
4.3 SRIO配置 | 第42-46页 |
4.3.1 Se-es配置 | 第42-44页 |
4.3.2 SRIO初始化配置 | 第44-46页 |
4.4 LSU的使用 | 第46-47页 |
4.4.1 LSU的作用 | 第46-47页 |
4.4.2 LSU使用示例 | 第47页 |
4.5 SRIO接口测试 | 第47-50页 |
4.5.1 测试环境 | 第47-48页 |
4.5.2 测试流程 | 第48-49页 |
4.5.3 测试程序 | 第49页 |
4.5.4 结果分析 | 第49-50页 |
4.6 本章小结 | 第50-51页 |
第五章 AIF2接口驱动设计 | 第51-59页 |
5.1 AIF2接口介绍 | 第51-53页 |
5.1.1 接口概述 | 第51-52页 |
5.1.2 接口结构 | 第52-53页 |
5.2 OBSAI协议介绍 | 第53-54页 |
5.3 Muticore Navigator编程设计 | 第54-58页 |
5.3.1 多核导航简介 | 第54-56页 |
5.3.2 多核导航使用 | 第56-57页 |
5.3.3 AIF2数据搬移 | 第57-58页 |
5.4 本章小结 | 第58-59页 |
第六章 PCIE接口驱动设计 | 第59-72页 |
6.1 PCIE协议 | 第59-60页 |
6.2 PCIE驱动设计 | 第60-63页 |
6.2.1 使用Windriver库 | 第60页 |
6.2.2 使用Windriver底层函数 | 第60-61页 |
6.2.3 PCIE中断设计 | 第61-63页 |
6.3 PCIE速率测试 | 第63-64页 |
6.3.1 测试方案 | 第63-64页 |
6.3.2 测试流程 | 第64页 |
6.3.3 结果分析 | 第64页 |
6.4 非透明传输桥 | 第64-71页 |
6.4.1 NTB介绍 | 第64-66页 |
6.4.2 NTB地址转换原理 | 第66-68页 |
6.4.3 桥互联系统 | 第68-71页 |
6.5 本章小结 | 第71-72页 |
第七章 总结与展望 | 第72-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-76页 |
研究生期间发表论文清单 | 第76页 |