| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 第1章 绪论 | 第9-15页 |
| 1.1 课题背景 | 第9-10页 |
| 1.2 国内外研究现状 | 第10-13页 |
| 1.2.1 国外研究现状 | 第10-12页 |
| 1.2.2 国内研究现状 | 第12-13页 |
| 1.3 课题研究目的及意义 | 第13-14页 |
| 1.4 主要研究内容 | 第14-15页 |
| 第2章 Sigma-delta DAC数字前端ASIC的工作原理 | 第15-28页 |
| 2.1 引言 | 第15页 |
| 2.2 Sigma-delta DAC数字前端电路的整体结构 | 第15-16页 |
| 2.3 数字插值滤波器 | 第16-21页 |
| 2.3.1 半带插值滤波器 | 第16-20页 |
| 2.3.2 CIC级联梳状滤波器 | 第20-21页 |
| 2.4 Sigma-delta数字调制器 | 第21-24页 |
| 2.4.1 单环调制器 | 第22-23页 |
| 2.4.2 级联(MASH)调制器 | 第23-24页 |
| 2.4.3 多位量化调制器 | 第24页 |
| 2.5 动态匹配算法 | 第24-27页 |
| 2.6 本章小结 | 第27-28页 |
| 第3章 Sigma-delta DAC数字前端ASIC的系统级建模 | 第28-45页 |
| 3.1 引言 | 第28页 |
| 3.2 Sigma-delta DAC的设计指标 | 第28页 |
| 3.3 数字插值滤波器的设计 | 第28-36页 |
| 3.4 Sigma-delta数字调制器的设计 | 第36-40页 |
| 3.5 动态匹配算法模块的设计 | 第40-42页 |
| 3.6 DAC数字前端系统级仿真 | 第42-44页 |
| 3.7 本章小结 | 第44-45页 |
| 第4章 Sigma-delta DAC数字前端ASIC的电路设计 | 第45-54页 |
| 4.1 引言 | 第45页 |
| 4.2 数字插值滤波器的电路设计 | 第45-49页 |
| 4.2.1 半带滤波器的电路设计 | 第45-47页 |
| 4.2.2 CIC级联梳状滤波器的电路实现 | 第47-48页 |
| 4.2.3 数字滤波器电路级验证结果 | 第48-49页 |
| 4.3 Sigma-delta调制器的电路实现 | 第49-50页 |
| 4.4 动态匹配算法的电路实现 | 第50页 |
| 4.5 SPI接口的电路实现 | 第50-52页 |
| 4.6 数字前端电路的整体仿真 | 第52-53页 |
| 4.7 本章小结 | 第53-54页 |
| 第5章 Sigma-Delta DAC数字前端ASIC的版图设计及验证 | 第54-61页 |
| 5.1 引言 | 第54页 |
| 5.2 数字前端整体版图的实现 | 第54-55页 |
| 5.3 Sigma-delta DAC数字前端FPGA验证 | 第55-58页 |
| 5.4 混合信号仿真 | 第58-60页 |
| 5.5 本章小结 | 第60-61页 |
| 结论与展望 | 第61-62页 |
| 参考文献 | 第62-66页 |
| 攻读硕士期间发表的论文 | 第66-68页 |
| 致谢 | 第68页 |