| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第9-14页 |
| 1.1 RFID 技术的介绍 | 第9-10页 |
| 1.2 国内外发展现状 | 第10-12页 |
| 1.2.1 RFID 国外发展的现状 | 第10-11页 |
| 1.2.2 RFID 国内的发展现状 | 第11-12页 |
| 1.3 RFID 发展面临的问题 | 第12-13页 |
| 1.4 本文的主要研究内容及章节安排 | 第13-14页 |
| 2 EPCglobal Class-1 Generation-2 标准介绍和 UHF RFID 系统的技术原理 | 第14-32页 |
| 2.1 EPCglobal Class-1 Generation-2 标准介绍 | 第14-15页 |
| 2.2 基于 EPCglobal C1G2 标准的 UHF RFID 系统的技术原理 | 第15-30页 |
| 2.2.1 物理层 | 第15页 |
| 2.2.2 存储器构成 | 第15-17页 |
| 2.2.3 通话和标记 | 第17-18页 |
| 2.2.4 标签的状态 | 第18-20页 |
| 2.2.5 阅读器的命令和标签的应答 | 第20-30页 |
| 2.3 链路时序 | 第30-31页 |
| 2.4 本章小结 | 第31-32页 |
| 3 基于 CMOS 工艺的低功耗设计 | 第32-40页 |
| 3.1 功耗的来源 | 第32-35页 |
| 3.1.1 动态功耗 | 第33-34页 |
| 3.1.2 静态功耗 | 第34-35页 |
| 3.2 基于 CMOS 的 IC 低功耗设计 | 第35-39页 |
| 3.2.1 系统级低功耗设计 | 第36页 |
| 3.2.2 RTL 低功耗设计技术 | 第36-38页 |
| 3.2.3 门级低功耗设计 | 第38页 |
| 3.2.4 晶体管级低功耗设计 | 第38-39页 |
| 3.3 本章小结 | 第39-40页 |
| 4 基于 PUF 的 RFID 系统安全机制 | 第40-46页 |
| 4.1 基于 Arbiter 的 PUF | 第40-43页 |
| 4.1.1 基于 Arbiter 的 PUF 的结构 | 第41-42页 |
| 4.1.2 本文对 Arbiter 的改进 | 第42-43页 |
| 4.1.3 PUF 系统中 LFSR 的结构 | 第43页 |
| 4.2 验证与分析 | 第43-45页 |
| 4.2.1 分析前人的验证方法 | 第43-44页 |
| 4.2.2 布局布线后的仿真 | 第44-45页 |
| 4.3 本章小结 | 第45-46页 |
| 5 标签数字处理单元的设计 | 第46-63页 |
| 5.1 标签芯片的架构介绍 | 第46-47页 |
| 5.2 时钟产生模块 | 第47-48页 |
| 5.3 CRC-16 生成模块 | 第48-53页 |
| 5.3.1 标准中 CRC-16 电路的设计 | 第49-51页 |
| 5.3.2 并行 CRC-16 的实现及其测试 | 第51-53页 |
| 5.4 PIE 解码模块 | 第53-56页 |
| 5.4.1 R=>T 的前向码和帧同步码 | 第53-54页 |
| 5.4.2 PIE 解码的设计及其测试 | 第54-56页 |
| 5.5 FM0/Miller 编码模块 | 第56-62页 |
| 5.5.1 FM0 编码 | 第57-58页 |
| 5.5.2 Miller 编码 | 第58-59页 |
| 5.5.3 FM0/Miller 编码的设计及其测试 | 第59-62页 |
| 5.6 本章小结 | 第62-63页 |
| 6 总结与展望 | 第63-64页 |
| 6.1 工作总结 | 第63页 |
| 6.2 工作展望 | 第63-64页 |
| 参考文献 | 第64-67页 |
| 攻读硕士学位期间发表的论文 | 第67-68页 |
| 致谢 | 第68-69页 |