首页--工业技术论文--机械、仪表工业论文--力学量测量仪表论文--速度测量仪表论文

MEMS谐振式加速度计频率检测电路设计

摘要第4-5页
Abstract第5页
第1章绪论第8-17页
    1.1 课题背景第8-9页
    1.2 国内外研究发展及现状第9-15页
        1.2.1 国外谐振式加速度计发展现状第9-13页
        1.2.2 国内加速度计数字一体化发展现状第13-15页
    1.3 本课题的研究目的及意义第15-16页
    1.4 主要研究内容第16-17页
第2章谐振式加速度计工作原理第17-27页
    2.1 引言第17页
    2.2 MEMS谐振式加速度计工作原理第17-20页
    2.3 谐振式加速度计频率模拟检测原理第20-22页
    2.4 谐振式加速度计数字检测原理第22-26页
    2.5 本章小结第26-27页
第3章数字谐振式频差输出电路第27-37页
    3.1 引言第27页
    3.2 谐振式频差输出电路设计第27-28页
    3.3 差动频率输出电路第28-31页
    3.4 差频电路抗干扰设计第31-33页
        3.4.1 差动频率输出电路测试第32-33页
    3.5 基于FPGA的高精度数据采集第33-36页
        3.5.1 采样测量原理与方案设计第33-34页
        3.5.2 高频数据采集系统的设计与实现第34-36页
    3.6 本章小结第36-37页
第4章 LMS算法补偿第37-48页
    4.1 引言第37页
    4.2 LMS补偿算法的结构和开发第37-43页
        4.2.1 lms的算法原理第37-38页
        4.2.2 LMS算法的实现结构第38-39页
        4.2.3 LMS算法的字长效应第39-40页
        4.2.4 符号LMS算法原理第40-41页
        4.2.5 LMS算法的MATLAB仿真第41-43页
    4.3 谐振式频率计自适应滤波器第43-47页
        4.3.1 自适应滤波器原理第43-45页
        4.3.2 FPGA硬件系统搭建第45-47页
    4.4 本章小结第47-48页
第5章数字ASIC设计及板级验证第48-59页
    5.1 引言第48页
    5.2 数字ASIC设计第48-53页
        5.2.1 综合的约束设计第49-51页
        5.2.2 物理综合实现第51-53页
    5.3 FPGA的板级验证第53-58页
        5.3.1 FPGA的选型第53页
        5.3.2 FPGA的具体开发流程第53页
        5.3.3 整体电路的板级验证方案第53-54页
        5.3.4 验证结果第54-58页
    5.4 本章小结第58-59页
结论第59-60页
参考文献第60-65页
致谢第65页

论文共65页,点击 下载论文
上一篇:一种用于数字陀螺系统中LDO设计
下一篇:基于LMS自适应滤波技术的双通道时间交织Pipeline ADC的设计