MEMS谐振式加速度计频率检测电路设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章绪论 | 第8-17页 |
1.1 课题背景 | 第8-9页 |
1.2 国内外研究发展及现状 | 第9-15页 |
1.2.1 国外谐振式加速度计发展现状 | 第9-13页 |
1.2.2 国内加速度计数字一体化发展现状 | 第13-15页 |
1.3 本课题的研究目的及意义 | 第15-16页 |
1.4 主要研究内容 | 第16-17页 |
第2章谐振式加速度计工作原理 | 第17-27页 |
2.1 引言 | 第17页 |
2.2 MEMS谐振式加速度计工作原理 | 第17-20页 |
2.3 谐振式加速度计频率模拟检测原理 | 第20-22页 |
2.4 谐振式加速度计数字检测原理 | 第22-26页 |
2.5 本章小结 | 第26-27页 |
第3章数字谐振式频差输出电路 | 第27-37页 |
3.1 引言 | 第27页 |
3.2 谐振式频差输出电路设计 | 第27-28页 |
3.3 差动频率输出电路 | 第28-31页 |
3.4 差频电路抗干扰设计 | 第31-33页 |
3.4.1 差动频率输出电路测试 | 第32-33页 |
3.5 基于FPGA的高精度数据采集 | 第33-36页 |
3.5.1 采样测量原理与方案设计 | 第33-34页 |
3.5.2 高频数据采集系统的设计与实现 | 第34-36页 |
3.6 本章小结 | 第36-37页 |
第4章 LMS算法补偿 | 第37-48页 |
4.1 引言 | 第37页 |
4.2 LMS补偿算法的结构和开发 | 第37-43页 |
4.2.1 lms的算法原理 | 第37-38页 |
4.2.2 LMS算法的实现结构 | 第38-39页 |
4.2.3 LMS算法的字长效应 | 第39-40页 |
4.2.4 符号LMS算法原理 | 第40-41页 |
4.2.5 LMS算法的MATLAB仿真 | 第41-43页 |
4.3 谐振式频率计自适应滤波器 | 第43-47页 |
4.3.1 自适应滤波器原理 | 第43-45页 |
4.3.2 FPGA硬件系统搭建 | 第45-47页 |
4.4 本章小结 | 第47-48页 |
第5章数字ASIC设计及板级验证 | 第48-59页 |
5.1 引言 | 第48页 |
5.2 数字ASIC设计 | 第48-53页 |
5.2.1 综合的约束设计 | 第49-51页 |
5.2.2 物理综合实现 | 第51-53页 |
5.3 FPGA的板级验证 | 第53-58页 |
5.3.1 FPGA的选型 | 第53页 |
5.3.2 FPGA的具体开发流程 | 第53页 |
5.3.3 整体电路的板级验证方案 | 第53-54页 |
5.3.4 验证结果 | 第54-58页 |
5.4 本章小结 | 第58-59页 |
结论 | 第59-60页 |
参考文献 | 第60-65页 |
致谢 | 第65页 |