基于cache的边信道攻击可行性分析符号执行系统的设计与实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第8-22页 |
1.1 课题来源与背景 | 第8页 |
1.2 课题意义 | 第8-9页 |
1.3 国内外相关研究现状 | 第9-21页 |
1.3.1 侧信道攻击 | 第9-16页 |
1.3.2 Simple Scalar介绍 | 第16-17页 |
1.3.3 LLVM介绍 | 第17-18页 |
1.3.4 AES攻击 | 第18-19页 |
1.3.5 符号执行简介 | 第19-21页 |
1.4 论文的主要内容 | 第21-22页 |
第2章 符号执行系统的需求分析 | 第22-29页 |
2.1 系统目标 | 第22页 |
2.2 系统功能需求 | 第22-27页 |
2.3 系统非功能需求 | 第27-28页 |
2.4 本章小结 | 第28-29页 |
第3章 符号执行系统的设计 | 第29-37页 |
3.1 AES符号执行系统的系统架构 | 第29-30页 |
3.2 基于Cache命中率的攻击 | 第30-34页 |
3.2.1 Simple Scalar攻击 | 第30-33页 |
3.2.2 Klee的符号分析 | 第33-34页 |
3.3 地址翻译 | 第34-35页 |
3.4 系统功能模块图 | 第35-36页 |
3.5 本章小结 | 第36-37页 |
第4章 符号执行系统的实现 | 第37-52页 |
4.1 Simple Scalar的攻击实现 | 第37-40页 |
4.2 Klee的内存访问实现 | 第40-41页 |
4.3 二进制地址翻译成LLVM地址 | 第41-46页 |
4.3.1 存储器模型 | 第41页 |
4.3.2 二进制地址翻译 | 第41-46页 |
4.4 具体方法 | 第46-51页 |
4.4.1 监听内存请求 | 第46-47页 |
4.4.2 强制转换系统 | 第47-48页 |
4.4.3 去除制约因素 | 第48-49页 |
4.4.4 制定缓存未命中制约因素 | 第49-50页 |
4.4.5 编码实现缓存未命中的数量 | 第50-51页 |
4.5 本章小结 | 第51-52页 |
第5章 性能测试和分析 | 第52-56页 |
5.1 功能测试 | 第52-53页 |
5.2 非功能测试 | 第53-54页 |
5.3 测试结果 | 第54-55页 |
5.4 本章小结 | 第55-56页 |
结论 | 第56-57页 |
参考文献 | 第57-61页 |
致谢 | 第61-62页 |
个人简历 | 第62页 |