| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-22页 |
| ·课题背景 | 第8-15页 |
| ·处理器发展趋势 | 第8-10页 |
| ·片上多处理器结构分类 | 第10-12页 |
| ·片上多处理器结构带来的挑战 | 第12-15页 |
| ·事务存储技术 | 第15-20页 |
| ·事务概念和性质 | 第15-16页 |
| ·事务存储器的分类 | 第16-20页 |
| ·课题意义与本文研究内容 | 第20-22页 |
| 第二章 硬件事务存储器的实现技术 | 第22-36页 |
| ·硬件事务存储器的实现方式 | 第22-24页 |
| ·典型硬件事务存储器 | 第24-28页 |
| ·TCC系统 | 第24-25页 |
| ·LogTM系统 | 第25-27页 |
| ·动态配置型硬件事务存储器(DynTM) | 第27-28页 |
| ·基于MediaDSP64的硬件事务存储机制 | 第28-31页 |
| ·支持硬件事务存储机制的处理器存储系统 | 第31-35页 |
| ·Smart memory的存储系统 | 第31-33页 |
| ·支持硬件事务存储机制的MediaDSP64存储结构 | 第33-35页 |
| ·本章小结 | 第35-36页 |
| 第三章 硬件事务存储器的微结构 | 第36-53页 |
| ·硬件事务存储器的微结构 | 第36-43页 |
| ·支持硬件事务存储机制的硬件单元 | 第37-40页 |
| ·支持硬件事务存储机制的控制模块 | 第40-43页 |
| ·软硬件接口语义设计 | 第43-48页 |
| ·MediaDSP64处理器指令集 | 第43页 |
| ·MediaDSP64流水线 | 第43-44页 |
| ·硬件事务存储器指令 | 第44-48页 |
| ·硬件事务存储执行模型 | 第48-51页 |
| ·评估 | 第51页 |
| ·本章小结 | 第51-53页 |
| 第四章 硬件事务存储器的仿真与性能分析 | 第53-86页 |
| ·仿真平台 | 第53-61页 |
| ·多处理器仿真平台 | 第53-58页 |
| ·基于FPGA的硬件模拟器 | 第58-61页 |
| ·事务编程与评测 | 第61-72页 |
| ·事务编程模型 | 第61-62页 |
| ·评测程序 | 第62-72页 |
| ·实验结果 | 第72-85页 |
| ·硬件事务存储机制正确性验证 | 第72-74页 |
| ·基于同构双处理器仿真器的实验结果 | 第74-76页 |
| ·基于异构多核仿真器的实验结果 | 第76-81页 |
| ·实验结果分析 | 第81-85页 |
| ·本章小结 | 第85-86页 |
| 总结和展望 | 第86-88页 |
| 参考文献 | 第88-93页 |
| 致谢 | 第93页 |