基于LAN的图像采集处理卡研制
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 绪论 | 第10-15页 |
| ·课题背景及目的和意义 | 第10-11页 |
| ·国内外研究现状分析 | 第11-14页 |
| ·图像处理技术的国内外研究现状分析 | 第11-12页 |
| ·基于FPGA的嵌入式图像处理系统的研究现状分析 | 第12-14页 |
| ·主要研究内容 | 第14页 |
| ·本文结构 | 第14-15页 |
| 第2章 总体方案 | 第15-22页 |
| ·主要功能要求和性能指标 | 第15页 |
| ·结构简介 | 第15-16页 |
| ·硬件方案 | 第16-19页 |
| ·视频采集模块 | 第17页 |
| ·A/D配置模块 | 第17-18页 |
| ·ITU-R BT.656 解码模块 | 第18页 |
| ·数据缓存模块 | 第18页 |
| ·JPEG编码器模块 | 第18-19页 |
| ·本地接口模块 | 第19页 |
| ·软件方案 | 第19-21页 |
| ·本地接口驱动程序设计 | 第20页 |
| ·图像获取程序设计 | 第20页 |
| ·网络通信程序设计 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第3章 硬件设计 | 第22-55页 |
| ·硬件总体框图 | 第22页 |
| ·视频采集模块设计 | 第22-24页 |
| ·ADV71818功能特性 | 第22-23页 |
| ·A/D采样电路设计 | 第23-24页 |
| ·A/D配置模块设计 | 第24-29页 |
| ·ADV71818 控制寄存器 | 第24-25页 |
| ·I2~C配置模块设计 | 第25-29页 |
| ·ITU-R BT.656 解码模块设计 | 第29-33页 |
| ·ADV71818输出时序 | 第29-31页 |
| ·ITU-R BT.656 解码设计 | 第31-33页 |
| ·数据缓存模块设计 | 第33-35页 |
| ·JPEG编码器设计 | 第35-53页 |
| ·JPEG编码原理 | 第35-36页 |
| ·顶层模块设计 | 第36-37页 |
| ·DCT模块设计 | 第37-44页 |
| ·量化模块设计 | 第44-45页 |
| ·Z字型扫描模块设计 | 第45-46页 |
| ·DPCM/RLE编码模块设计 | 第46-48页 |
| ·Huffman编码模块设计 | 第48-53页 |
| ·本地接口模块设计 | 第53-54页 |
| ·本章小结 | 第54-55页 |
| 第4章 软件设计 | 第55-61页 |
| ·本地接口驱动程序设计 | 第55-56页 |
| ·图像获取程序设计 | 第56-57页 |
| ·网络通信程序设计 | 第57-60页 |
| ·BOA服务器相关简介 | 第57-58页 |
| ·CGI程序设计 | 第58-59页 |
| ·网页的程序设计 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 第5章 系统调试和性能测试 | 第61-65页 |
| ·系统测试平台 | 第61页 |
| ·软硬件调试方法 | 第61-62页 |
| ·硬件调试方法 | 第61-62页 |
| ·软件调试方法 | 第62页 |
| ·调试中遇到的问题 | 第62-63页 |
| ·系统测试过程与结果分析 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 结论 | 第65-66页 |
| 参考文献 | 第66-70页 |
| 攻读学位期间发表的学术论文 | 第70-72页 |
| 致谢 | 第72页 |