| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题研究的目的及意义 | 第9-10页 |
| ·国内外研究现状分析 | 第10-11页 |
| ·论文主要研究内容 | 第11页 |
| ·本文结构 | 第11-13页 |
| 第2章 总体设计方案 | 第13-26页 |
| ·协议桥模块需求分析 | 第13页 |
| ·协议桥模块技术指标 | 第13页 |
| ·协议桥模块需求分析 | 第13页 |
| ·FC-AE-1553 协议分析 | 第13-18页 |
| ·概述 | 第14-15页 |
| ·光纤通道协议分层分析 | 第15页 |
| ·光纤通道协议拓扑分析 | 第15-17页 |
| ·FC-AE-1553 帧头分析 | 第17-18页 |
| ·协议桥总体方案设计 | 第18-21页 |
| ·FC-AE-1553 到MIL-STD-1553B 桥方案设计 | 第18-20页 |
| ·FC-AE-1553 协议桥方案设计 | 第20-21页 |
| ·硬件电路方案设计 | 第21-22页 |
| ·FPGA 系统方案设计 | 第22-23页 |
| ·软件方案设计 | 第23-24页 |
| ·本章小结 | 第24-26页 |
| 第3章 硬件设计 | 第26-45页 |
| ·协议桥接口电路设计 | 第26-29页 |
| ·FC-AE-1553 接口电路设计 | 第26-28页 |
| ·1553B 接口电路设计 | 第28页 |
| ·接口电路总体设计 | 第28-29页 |
| ·SOPC 系统设计 | 第29-31页 |
| ·FC-AE-1553 接口模块设计 | 第31-40页 |
| ·接收模块解码和同步处理 | 第32-33页 |
| ·接收模块设计 | 第33-36页 |
| ·端口状态机模块设计 | 第36-38页 |
| ·发送模块设计 | 第38-40页 |
| ·1553B 接口模块设计 | 第40-42页 |
| ·RS232 接口模块设计 | 第42-43页 |
| ·FPGA 时钟网络设计 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第4章 软件设计 | 第45-52页 |
| ·软件功能与结构 | 第45-46页 |
| ·登录软件设计 | 第46-49页 |
| ·登录帧分析 | 第46-48页 |
| ·登录软件设计 | 第48-49页 |
| ·桥接控制软件设计 | 第49-50页 |
| ·双路冗余控制软件设计 | 第50-51页 |
| ·本章小结 | 第51-52页 |
| 第5章 模块测试与验证 | 第52-59页 |
| ·试验环境组建 | 第52-55页 |
| ·网络拓扑组建 | 第52-53页 |
| ·交换机参数设置 | 第53-55页 |
| ·登录测试 | 第55-56页 |
| ·交换机登录测试 | 第55-56页 |
| ·N 端口登录测试 | 第56页 |
| ·桥接通讯测试 | 第56-58页 |
| ·本章小结 | 第58-59页 |
| 结论 | 第59-60页 |
| 参考文献 | 第60-65页 |
| 致谢 | 第65页 |