串行总线协议分析触发功能模块设计研究
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 引言 | 第8-11页 |
·课题背景 | 第8-9页 |
·混合信号数字示波器国内外发展现状 | 第9页 |
·任务需求及任务指标 | 第9-11页 |
第二章 串行总线协议触发功能原理 | 第11-22页 |
·USB协议简介 | 第11-17页 |
·USB电气特性 | 第11-14页 |
·USB协议层 | 第14-17页 |
·USB协议触发功能模块 | 第17-21页 |
·触发条件设置 | 第17-19页 |
·系统模块划分 | 第19-21页 |
·本章小结 | 第21-22页 |
第三章 串行总线协议触发模块设计 | 第22-58页 |
·USB收发器接口单元简介 | 第22-24页 |
·数据同步器的设计实现 | 第24-29页 |
·亚稳态危害 | 第24-25页 |
·数据同步器 | 第25-26页 |
·数据采集电路设计及验证 | 第26-29页 |
·时钟数据恢复(CDR)电路的设计实现 | 第29-46页 |
·锁相环技术概述 | 第32-34页 |
·数字锁相环的FPGA实现 | 第34-38页 |
·USB数字锁相环设计实现 | 第38-46页 |
·同步字段(SYNC)的检测 | 第46-48页 |
·包结束(EOP)标志的检测 | 第48-49页 |
·协议触发 | 第49-52页 |
·PID检测与协议触发 | 第50-51页 |
·设备挂起触发 | 第51-52页 |
·设备复位触发 | 第52页 |
·任意数据触发 | 第52页 |
·帧号搜索 | 第52页 |
·数据解码 | 第52-54页 |
·位剥离 | 第54页 |
·串并转换 | 第54-56页 |
·数据存储和预触发 | 第56-58页 |
第四章 串行总线协议分析触发模块板级电路设计 | 第58-67页 |
·系统设计 | 第58-60页 |
·系统结构 | 第58页 |
·芯片选型 | 第58-60页 |
·设计实现 | 第60-64页 |
·硬件电路设计 | 第60-62页 |
·接口程序设计 | 第62-64页 |
·误触发分析 | 第64-67页 |
第五章 串行总线协议触发模块调试及验证 | 第67-80页 |
·协议触发功能测试 | 第67-74页 |
·测试平台及测试项目 | 第67-68页 |
·PID触发功能测试与验证 | 第68-71页 |
·其它触发方式功能测试与验证 | 第71-74页 |
·测试结果与问题改进 | 第74-80页 |
第六章 结论 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-83页 |
攻硕期间取得的研究成果 | 第83页 |