基于DSP的激波探测处理器设计
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1 绪论 | 第10-19页 |
| ·课题的研究背景及意义 | 第10-11页 |
| ·激波探测技术的研究现状 | 第11-17页 |
| ·国外研究现状 | 第11-16页 |
| ·国内研究现状 | 第16-17页 |
| ·本文研究的主要内容 | 第17-19页 |
| 2 超声速武器的声学特征 | 第19-27页 |
| ·激波的产生 | 第19-21页 |
| ·超声速武器的声学特征 | 第21-25页 |
| ·波形特征 | 第23页 |
| ·频域特征 | 第23-25页 |
| ·幅值特征 | 第25页 |
| ·激波探测原理 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 3 系统总体方案设计 | 第27-33页 |
| ·系统总体方案设计 | 第27-28页 |
| ·激波探测处理器系统组成 | 第27-28页 |
| ·系统工作原理 | 第28页 |
| ·传感器选型 | 第28-32页 |
| ·激波探测对传感器性能要求 | 第28-29页 |
| ·激波测量传感器介绍 | 第29-32页 |
| ·传感器选型 | 第32页 |
| ·本章小结 | 第32-33页 |
| 4 激波探测处理器硬件电路设计 | 第33-46页 |
| ·系统硬件总体设计 | 第33页 |
| ·信号调理电路设计 | 第33-37页 |
| ·放大电路设计 | 第33-36页 |
| ·放大电路验证试验 | 第36页 |
| ·偏置电路设计 | 第36-37页 |
| ·DSP 处理器选型 | 第37-39页 |
| ·芯片选型原则 | 第37-38页 |
| ·TMS320F2812 特点介绍 | 第38页 |
| ·TMS320F2812 部分外设介绍 | 第38-39页 |
| ·DSP 处理器核心模块设计 | 第39-44页 |
| ·电源电路及复位的设计 | 第39-41页 |
| ·时钟电路的设计 | 第41-42页 |
| ·JTAG 仿真电路的设计 | 第42页 |
| ·串行通信接口的设计 | 第42-43页 |
| ·外扩 RAM | 第43页 |
| ·结果显示模块设计 | 第43页 |
| ·DSP 系统设计时应注意的其他问题 | 第43-44页 |
| ·电路设计中的电磁兼容性问题 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 5 硬件电路试验及结果分析 | 第46-53页 |
| ·试验设备 | 第46页 |
| ·试验环境 | 第46-47页 |
| ·试验结果及分析 | 第47-52页 |
| ·试验条件 | 第47-48页 |
| ·实验结果及分析 | 第48-52页 |
| ·试验结论 | 第52页 |
| ·本章小结 | 第52-53页 |
| 6 基于激波探测的目标识别方法研究 | 第53-65页 |
| ·目标识别原理 | 第53-59页 |
| ·目标识别 | 第53页 |
| ·目标识别的一般步骤 | 第53-55页 |
| ·基于奇异值分解的特征提取 | 第55-59页 |
| ·激波的特征选择 | 第59-60页 |
| ·识别系统的软件实现 | 第60-64页 |
| ·开发环境介绍 | 第60-61页 |
| ·软件总体方案 | 第61-62页 |
| ·各模块软件设计 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 结论 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 攻读硕士学位期间发表的论文 | 第70-71页 |
| 致谢 | 第71页 |