CT机远程升级系统ISP模块的设计与实现
摘要 | 第1-6页 |
英文摘要 | 第6-11页 |
第1章 绪论 | 第11-15页 |
·课题背景 | 第11-12页 |
·CT机国内外发展现状 | 第11页 |
·在系统编程技术的发展 | 第11-12页 |
·CT机远程升级系统及研究意义 | 第12-13页 |
·本文的主要工作和创新点 | 第13-14页 |
·本文的研究内容 | 第14-15页 |
第2章 CT机远程升级系统ISP模块的构成 | 第15-21页 |
·CT机的系统结构 | 第15-16页 |
·CT成像原理 | 第16-17页 |
·在系统编程模块的理论基础 | 第17-19页 |
·JTAG协议标准 | 第17页 |
·JTAG的电路结构 | 第17-19页 |
·在系统编程模块简介 | 第19-20页 |
·在系统编程模块的物理结构组成 | 第19页 |
·在系统编程模块的功能 | 第19-20页 |
·本章小结 | 第20-21页 |
第3章 CT机远程升级系统ISP模块设计方案 | 第21-31页 |
·总体功能设计要求 | 第21-22页 |
·传统MCU方法 | 第21页 |
·系统功能要求 | 第21-22页 |
·系统框架设计 | 第22-25页 |
·上位机发送数据 | 第22-23页 |
·数据接收单元 | 第23-24页 |
·数据缓存单元和发送单元 | 第24-25页 |
·指令产生单元 | 第25页 |
·采用的关键芯片和技术 | 第25-28页 |
·XC3S500E FPGA | 第25-26页 |
·串口接口芯片MAX3232E | 第26-27页 |
·固件XCF04S | 第27-28页 |
·系统电路板的实现 | 第28-30页 |
·本章小结 | 第30-31页 |
第4章 CT机远程升级系统ISP模块设计实现 | 第31-57页 |
·FPGA的设计流程 | 第31-33页 |
·数据预处理的实现 | 第33-34页 |
·固件XCF04S内部数据的存储结构 | 第33-34页 |
·数据预处理的实现 | 第34页 |
·数据发送和数据缓存的实现 | 第34-42页 |
·串行异步收发器 | 第34-39页 |
·Block RAM的结构和数据缓存的实现 | 第39-42页 |
·Firmware编程的设计与实现 | 第42-56页 |
·Firmware编程状态机的设计 | 第42-49页 |
·CRC校验 | 第49-56页 |
·本章小结 | 第56-57页 |
第5章 系统调试和结果分析 | 第57-73页 |
·仿真调试工具简介 | 第57-59页 |
·ModelSim SE 6.2b简介 | 第57-58页 |
·在线逻辑分析仪ChipScope Pro | 第58-59页 |
·仿真调试和结果分析 | 第59-67页 |
·UART接收上位机数据和发送数据 | 第59-61页 |
·数据在FPGA内部Block RAM的缓存 | 第61-62页 |
·Firmware编程的实现 | 第62-67页 |
·系统调试过程和结果分析 | 第67-72页 |
·系统调试的物理连接 | 第67-68页 |
·系统调试过程 | 第68-69页 |
·系统调试结果和分析 | 第69-72页 |
·本章小结 | 第72-73页 |
第6章 讨论与结论 | 第73-75页 |
·研究结果 | 第73页 |
·不足与展望 | 第73-75页 |
参考文献 | 第75-77页 |
致谢 | 第77页 |