时间统一系统终端设备的研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·时间统一系统 | 第7-8页 |
| ·授时方法及时统设备 | 第8-10页 |
| ·主要研究内容 | 第10-11页 |
| 第二章 IRIG-B 时间码 | 第11-18页 |
| ·IRIG 组织及IRIG 时间码简介 | 第11-12页 |
| ·IRIG-B 时间码 | 第12-17页 |
| ·IRIG-B 码终端类型 | 第17-18页 |
| 第三章 IRIG-B 码解调原理 | 第18-22页 |
| ·数字解调原理 | 第18-19页 |
| ·IRIG-B(AC)码解调原理 | 第19-20页 |
| ·IRIG-B(DC)码解调原理 | 第20-22页 |
| 第四章 时统终端系统解码设计 | 第22-43页 |
| ·系统总体方案 | 第22页 |
| ·IRIG-B(AC)码的输入接口单元电路的设计 | 第22-23页 |
| ·过零检测单元电路的设计 | 第23-24页 |
| ·双口RAM 通讯接口单元的设计 | 第24-28页 |
| ·单片机解码系统设计 | 第28-43页 |
| 第五章 PCI 总线系统 | 第43-56页 |
| ·PCI 总线原理 | 第43-47页 |
| ·PCI 总线系统设计 | 第47-52页 |
| ·设备驱动程序 | 第52-56页 |
| 结论 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-60页 |
| 附录 整体电路原理图 | 第60页 |