基于FPGA的EPA协议栈研究与开发
摘要 | 第1-4页 |
ABSTRACT | 第4-6页 |
目录 | 第6-8页 |
第1章 绪论 | 第8-13页 |
·现场总线技术 | 第8-11页 |
·基于FPGA的芯片开发技术 | 第11-12页 |
·本文主要内容 | 第12-13页 |
第2章 EPA协议与FPGA设计方法概述 | 第13-25页 |
·EPA协议简介 | 第13-17页 |
·EPA通信协议模型 | 第13-16页 |
·EPA协议的特点 | 第16-17页 |
·FPGA设计介绍 | 第17-24页 |
·FPGA的内部结构 | 第18-19页 |
·基于FPGA的开发流程 | 第19-24页 |
·本章小结 | 第24-25页 |
第3章 EPA协议栈的FPGA开发平台硬件设计 | 第25-37页 |
·ARM嵌入式处理器模块介绍 | 第25-29页 |
·AT91R40008微控制器简介 | 第26-27页 |
·处理器复位电路 | 第27-28页 |
·存储扩展芯片电路 | 第28-29页 |
·ALTERA CYCLONE Ⅱ FPGA介绍 | 第29-33页 |
·器件性能概述 | 第29-30页 |
·Cyclone Ⅱ器件主要特性 | 第30-33页 |
·以太网接口介绍 | 第33-35页 |
·网卡88796L简介 | 第33-34页 |
·网卡电路设计 | 第34-35页 |
·网络隔离电路设计 | 第35页 |
·本章小结 | 第35-37页 |
第4章 基于FPGA的EPA协议栈程序设计 | 第37-76页 |
·EPA协议栈总体框架设计 | 第37-38页 |
·AX88796L网卡驱动程序设计 | 第38-45页 |
·AX88796L的操作方式 | 第38-39页 |
·网卡复位程序设计 | 第39-40页 |
·网卡初始化程序设计 | 第40-41页 |
·网卡接收报文程序设计 | 第41-44页 |
·网卡发送报文程序设计 | 第44-45页 |
·PTP精确时钟同步模块实现 | 第45-62页 |
·PTP同步原理及实现 | 第46-49页 |
·影响PTP时钟同步精度的因素分析 | 第49-51页 |
·PTP各功能模块设计 | 第51-53页 |
·从时钟自补偿算法 | 第53-57页 |
·加权最小二乘法 | 第57-60页 |
·测试与验证 | 第60-62页 |
·EPA_CSME通信调度模块设计 | 第62-75页 |
·通信调度的机理 | 第63-64页 |
·基于FPGA的通信调度实现 | 第64-73页 |
·功能验证与性能测试 | 第73-75页 |
·本章小结 | 第75-76页 |
第5章 总结与展望 | 第76-78页 |
·课题总结 | 第76页 |
·课题展望 | 第76-78页 |
参考文献 | 第78-81页 |
致谢 | 第81-82页 |
作者简历 | 第82页 |