双核芯片中断控制器的研究和开发
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·研究背景 | 第9-11页 |
·论文的主要工作及其意义 | 第11-13页 |
第二章 中断的基本概念 | 第13-27页 |
·中断的定义 | 第13页 |
·中断源 | 第13-14页 |
·中断类型与类型号 | 第14-15页 |
·中断矢量与矢量表 | 第15-16页 |
·中断优先级 | 第16-18页 |
·中断的嵌套和中断响应过程 | 第18-20页 |
·中断的嵌套 | 第18-20页 |
·中断响应过程 | 第20页 |
·中断请求和中断屏蔽 | 第20-22页 |
·中断请求 | 第21页 |
·中断请求电路 | 第21页 |
·中断屏蔽 | 第21-22页 |
·中断服务程序和中断隐操作 | 第22-23页 |
·PC微机中断系统机制 | 第23-27页 |
·实模式下的中断机制 | 第23-24页 |
·保护模式下的中断机制 | 第24-27页 |
第三章 几种常用的中断控制器 | 第27-41页 |
·IBM-PC机8086/8088中断系统 | 第27-30页 |
·8086/8088 CPU的中断结构体系 | 第27-28页 |
·中断类型号和中断向量表 | 第28页 |
·8086/8088中断优先级别对中断源的管理 | 第28-30页 |
·INTEL 8259A低级可编程中断控制器 | 第30-38页 |
·8259A可编程中断控制器的特点 | 第30页 |
·8259A的框图和引脚 | 第30-34页 |
·中断触发方式和中断响应过程 | 第34-35页 |
·8259A的工作方式 | 第35-36页 |
·8259A的命令字 | 第36-37页 |
·芯片组内中断控制器逻辑 | 第37-38页 |
·APIC高级可编程中断控制器 | 第38-41页 |
·APIC概述 | 第38-39页 |
·APIC中断源 | 第39页 |
·局部APIC | 第39-40页 |
·I/O APIC | 第40页 |
·APIC总线 | 第40-41页 |
第四章 双核芯片的接口模块 | 第41-69页 |
·双核芯片的接口模块简介 | 第41-43页 |
·接口总的框图 | 第41页 |
·软件看门狗定时器 | 第41-42页 |
·时钟产生器,周期性中断定时器及定时计数器 | 第42-43页 |
·高阶组合逻辑分频器的设计 | 第43-48页 |
·目前分频器的研究背景和本设计的意义 | 第43-44页 |
·传统4096分频 | 第44-45页 |
·组合逻辑4096分频器 | 第45-48页 |
·双核芯片中断控制器的设计 | 第48-69页 |
·双核芯片中断控制器简介 | 第48-49页 |
·中断源及其分类 | 第49-50页 |
·中断配置 | 第50页 |
·中断源的优先权 | 第50-53页 |
·中断源的屏蔽 | 第53页 |
·中断矢量的产生和计算 | 第53-55页 |
·中断寄存器 | 第55-61页 |
·测试平台的搭建和仿真 | 第61-69页 |
第五章 结束语 | 第69-71页 |
致谢 | 第71-73页 |
参考文献 | 第73-75页 |
研究成果 | 第75页 |