首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于快闪和逐次逼近架构的混合型模数转换器研究

摘要第5-6页
ABSTRACT第6页
主要符号对照表第13-14页
第一章 绪论第14-20页
    1.1 研究背景第14-15页
    1.2 模拟数字转换器发展与现状第15-18页
    1.3 本文主要工作和内容安排第18-20页
第二章 模数转换器概述第20-34页
    2.1 模数转换器基本原理第20页
    2.2 模数转换器的性能指标第20-25页
        2.2.1 静态指标第21-23页
        2.2.2 动态特性第23-25页
    2.3 典型模数转换器介绍第25-30页
        2.3.1 快闪模数转换器第25-27页
        2.3.2 逐次逼近模数转换器第27-28页
        2.3.3 时间交织型架构第28-30页
    2.4 混合架构模数转换器第30-33页
        2.4.1 混合流水线和SAR架构第30-31页
        2.4.2 混合Flash和SAR架构第31-33页
        2.4.3 本文ADC架构选择第33页
    2.5 本章小结第33-34页
第三章 电路模块设计分析第34-52页
    3.1 采样保持电路第34-40页
        3.1.1 采样开关第35-37页
        3.1.2 非理想因素分析第37-40页
    3.2 比较器第40-45页
        3.2.1 静态比较器第40-41页
        3.2.2 动态比较器第41-42页
        3.2.3 非理想因素分析第42-45页
    3.3 DAC模块第45-49页
        3.3.1 电容式DAC结构第46-48页
        3.3.2 DAC的噪声和失配第48-49页
    3.4 控制逻辑第49-51页
    3.5 本章小结第51-52页
第四章 模数转换器系统实现第52-70页
    4.1 混合架构低功耗设计第52-56页
    4.2 非二进制电容DAC第56-59页
        4.2.1 信号DAC第56-58页
        4.2.2 参考DAC第58-59页
    4.3 开关自举升压采样电路第59-61页
    4.4 双差分比较器第61-64页
    4.5 数字逻辑设计第64-69页
        4.5.1 改进的TSPC第65-67页
        4.5.2 混合架构专用逻辑第67-68页
        4.5.3 数字时序优化对比第68-69页
    4.6 本章小结第69-70页
第五章 版图仿真与测试第70-80页
    5.1 版图设计第70-71页
        5.1.1 电容阵列版图第70-71页
    5.2 第一版版图和仿真第71-73页
        5.2.1 第一版系统版图第71-72页
        5.2.2 第一版仿真结果第72-73页
    5.3 第一版芯片测试第73-75页
        5.3.1 测试平台设计第73-75页
        5.3.2 测试结果第75页
    5.4 第一版结果分析第75-76页
    5.5 第二版版图和仿真第76-78页
        5.5.1 第二版版图第76页
        5.5.2 第二版仿真结果第76-78页
    5.6 本章小结第78-80页
第六章 总结与展望第80-82页
    6.1 总结第80-81页
    6.2 展望第81-82页
参考文献第82-86页
致谢第86-88页
在读期间发表的学术论文与取得的研究成果第88页

论文共88页,点击 下载论文
上一篇:深圳市健身气功习练人群锻炼需求的研究
下一篇:改进型数据链端机中FPGA子系统的设计与实现