基于继电电路的计算机联锁逻辑模型研究
摘要 | 第5-6页 |
abstract | 第6-7页 |
第1章 绪论 | 第10-15页 |
1.1 选题背景及研究意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-12页 |
1.2.1 国外研究现状 | 第11-12页 |
1.2.2 国内研究现状 | 第12页 |
1.3 研究内容 | 第12-15页 |
第2章 系统概述及联锁逻辑模型总体设计 | 第15-23页 |
2.1 基于继电电路的计算机联锁系统概述 | 第15-19页 |
2.1.1 传统联锁软件开发方法 | 第15-16页 |
2.1.2 形式化开发方法 | 第16-17页 |
2.1.3 基于继电电路的计算机联锁系统开发方法 | 第17-18页 |
2.1.4 系统层次结构 | 第18-19页 |
2.2 联锁逻辑模型总体设计 | 第19-23页 |
2.2.1 联锁逻辑模型展示过程 | 第19-20页 |
2.2.2 联锁逻辑模型设计过程 | 第20-23页 |
第3章 数据配置及继电器组合 | 第23-40页 |
3.1 图元数据设计 | 第23-30页 |
3.1.1 继电器接点数据设计 | 第24-26页 |
3.1.2 继电器线圈数据设计 | 第26-27页 |
3.1.3 电源数据设计 | 第27-29页 |
3.1.4 方向转换开关数据设计 | 第29-30页 |
3.2 数据分类及存储格式 | 第30-33页 |
3.2.1 图元静态初始数据表 | 第30-31页 |
3.2.2 通信数据帧 | 第31-32页 |
3.2.3 联锁数据信息表 | 第32页 |
3.2.4 信号设备序列表 | 第32-33页 |
3.2.5 电路数据表 | 第33页 |
3.3 继电器组合 | 第33-40页 |
3.3.1 组合类型选用 | 第34-35页 |
3.3.2 电路图简化设计原则 | 第35-36页 |
3.3.3 组合合并 | 第36-37页 |
3.3.4 组合改进 | 第37-40页 |
第4章 基于继电电路的联锁逻辑模型设计 | 第40-63页 |
4.1 联锁逻辑模型设计 | 第40-43页 |
4.1.1 窗口界面总体设计 | 第40-41页 |
4.1.2 滚动窗口和图形重绘功能实现 | 第41-42页 |
4.1.3 数据回放对话框实现 | 第42-43页 |
4.2 数据处理模块设计 | 第43-46页 |
4.2.1 图元初始化过程 | 第43-44页 |
4.2.2 通信数据处理过程 | 第44-45页 |
4.2.3 电路接通过程 | 第45-46页 |
4.3 通信模块设计 | 第46-47页 |
4.4 电路图绘制模块设计 | 第47-61页 |
4.4.1 图元总体绘制过程 | 第47-48页 |
4.4.2 继电器接点绘制 | 第48-50页 |
4.4.3 继电器线圈绘制 | 第50-52页 |
4.4.4 方向转换开关绘制 | 第52-54页 |
4.4.5 电源绘制 | 第54-58页 |
4.4.6 连接线绘制 | 第58-61页 |
4.5 数据回放模块设计 | 第61-63页 |
第5章 基于继电电路的联锁逻辑模型实现 | 第63-78页 |
5.1 开发语言及实现环境 | 第63页 |
5.2 界面设计类结构 | 第63-65页 |
5.3 实现过程 | 第65-78页 |
5.3.1 窗口实现 | 第65页 |
5.3.2 联锁逻辑模型图元初始化 | 第65-66页 |
5.3.3 进路锁闭和信号开放 | 第66-69页 |
5.3.4 进路正常解锁 | 第69-75页 |
5.3.5 取消进路 | 第75-77页 |
5.3.6 人工解锁 | 第77-78页 |
结论 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-83页 |
攻读硕士学位期间发表的论文 | 第83页 |