基于FPGA的科氏质量流量计相位差算法研究与实现
摘要 | 第4-6页 |
ABSTRACT | 第6-8页 |
第一章 绪论 | 第11-18页 |
1.1 科氏质量流量计测量机制 | 第11-15页 |
1.1.1 系统组成 | 第11-12页 |
1.1.2 科氏力 | 第12-13页 |
1.1.3 科氏力与质量流量测量关系 | 第13-15页 |
1.2 国内外研究情况 | 第15-17页 |
1.2.1 国外研究情况 | 第15-16页 |
1.2.2 国内研究情况 | 第16-17页 |
1.3 研究内容及安排 | 第17-18页 |
第二章 CMFM相位差测量算法 | 第18-29页 |
2.1 利用FFT测量相位差 | 第18-27页 |
2.1.1 离散傅里叶变换 | 第18-19页 |
2.1.2 基数与运算量和乘法器需求量关系 | 第19-23页 |
2.1.3 基2抽取法Matlab仿真 | 第23-27页 |
2.2 被处理数据点数与相位精度的关系 | 第27-28页 |
2.3 本章小结 | 第28-29页 |
第三章 系统硬件 | 第29-37页 |
3.1 硬件系统结构组成 | 第29-30页 |
3.2 滤波器模块 | 第30-33页 |
3.2.1 巴特沃斯低通滤波 | 第30页 |
3.2.2 滤波器参数确定 | 第30-33页 |
3.3 小信号放大模块 | 第33-35页 |
3.4 模数转换模块 | 第35-36页 |
3.5 FPGA平台 | 第36页 |
3.6 本章小结 | 第36-37页 |
第四章 系统软件 | 第37-55页 |
4.1 软件实现平台与手段 | 第37-40页 |
4.1.1 FPGA目标器件 | 第37-38页 |
4.1.2 软件开发平台 | 第38-39页 |
4.1.3 软件设计方法及语言 | 第39-40页 |
4.2 软件结构组成 | 第40-41页 |
4.3 SPI总线 | 第41-42页 |
4.4 整数转换浮点数 | 第42-43页 |
4.5 FFT处理 | 第43-49页 |
4.5.1 BFPU计算单元 | 第43-46页 |
4.5.2 存储单元 | 第46-48页 |
4.5.3 地址产生单元 | 第48-49页 |
4.6 UART总线 | 第49页 |
4.7 软件系统全局 | 第49-50页 |
4.8 系统结果 | 第50-54页 |
4.9 本章小结 | 第54-55页 |
第五章 总结及展望 | 第55-56页 |
参考文献 | 第56-60页 |
附录 | 第60-71页 |
致谢 | 第71-72页 |
攻读硕士期间已发表的论文及研究成果 | 第72页 |