摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第6-10页 |
1.1. 研究背景和意义 | 第6-7页 |
1.2. 国内外研究现状和发展趋势 | 第7-9页 |
1.3. 研究内容及方法 | 第9页 |
1.4. 论文结构安排 | 第9-10页 |
第二章 设计综述 | 第10-31页 |
2.1. RFID的系统架构及工作原理 | 第10-11页 |
2.1.1. RFID的系统架构 | 第10-11页 |
2.1.2. RFID的工作原理 | 第11页 |
2.2. NFC介绍 | 第11-13页 |
2.3. ISO/IEC 14443-B协议分析 | 第13-21页 |
2.3.1. 简介 | 第13-14页 |
2.3.2. PCD到PICC的通信 | 第14-15页 |
2.3.3. PICC到PCD的通信 | 第15-16页 |
2.3.4. 初始化 | 第16-17页 |
2.3.5. 命令集合 | 第17-18页 |
2.3.6. 防冲突 | 第18页 |
2.3.7. PICC状态 | 第18-21页 |
2.4. CMOS低功耗设计方法 | 第21-31页 |
2.4.1. CMOS电路的功耗来源 | 第21-23页 |
2.4.2. CMOS低功耗设计方法 | 第23-31页 |
第三章 数字基带的系统架构设计 | 第31-35页 |
3.1. 系统架构 | 第31-32页 |
3.2. 功能描述 | 第32页 |
3.3. 性能指标 | 第32页 |
3.4. 端口描述 | 第32-33页 |
3.5. 模块划分 | 第33-35页 |
第四章 数字基带的电路设计及低功耗处理 | 第35-68页 |
4.1. 数字基带主要模块设计及分析 | 第35-57页 |
4.1.1. 时钟产生模块(CGM) | 第35-36页 |
4.1.2. 电源管理模块(PWM) | 第36-37页 |
4.1.3. 串并转换模块(SHIFT) | 第37-39页 |
4.1.4. 指令译码模块(DEC) | 第39-46页 |
4.1.5. 循环冗余校验模块(CRC) | 第46-49页 |
4.1.6. PICC状态模块(PICC_STATE) | 第49-51页 |
4.1.7. 数据编码模块(ENCODE) | 第51-54页 |
4.1.8. 选择输出模块(MUX) | 第54-55页 |
4.1.9. 调制模块(MOD) | 第55-56页 |
4.1.10. 控制单元模块(CU) | 第56-57页 |
4.2. 数字基带防冲突实现 | 第57-58页 |
4.3. 数字基带的低功耗处理 | 第58-68页 |
4.3.1. 功耗管理 | 第58-59页 |
4.3.2. 状态编码优化 | 第59-62页 |
4.3.3. 计数器优化 | 第62-63页 |
4.3.4. 门控时钟 | 第63-65页 |
4.3.5. 操作数分离 | 第65-66页 |
4.3.6. 门级功耗优化 | 第66-68页 |
第五章 仿真与测试 | 第68-74页 |
5.1. 功能仿真结果 | 第68-69页 |
5.2. DESIGN COMPILER综合结果 | 第69-70页 |
5.3. ASTRO自动生成版图 | 第70-71页 |
5.4. FPGA验证与测试 | 第71-73页 |
5.5. 设计结果分析 | 第73-74页 |
第六章 结论与展望 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-79页 |