摘要 | 第4-5页 |
abstract | 第5-6页 |
第1章 绪论 | 第9-13页 |
1.1 研究背景及现状 | 第9-11页 |
1.1.1 SOC集成电路研究背景及现状 | 第9-10页 |
1.1.2 射频SOC电路的出现与发展 | 第10-11页 |
1.2 研究目的及意义 | 第11-12页 |
1.3 论文内容及结构安排 | 第12-13页 |
第2章 SOC芯片RF915控制电路的总体方案 | 第13-23页 |
2.1 引言 | 第13页 |
2.2 射频SOC芯片控制电路 | 第13-14页 |
2.3 电路总线结构的选择 | 第14-16页 |
2.4 电路通信接口的选择 | 第16-19页 |
2.4.1 SPI总线 | 第16-17页 |
2.4.2 I2C总线 | 第17-18页 |
2.4.3 UART总线 | 第18页 |
2.4.4 控制电路总线接口选择 | 第18-19页 |
2.5 IP核复用技术 | 第19-20页 |
2.5.1 IP硬核 | 第19页 |
2.5.2 IP软核 | 第19-20页 |
2.5.3 IP固核 | 第20页 |
2.5.4 IP核选择 | 第20页 |
2.6 存储器模块的选择 | 第20-22页 |
2.6.1 只读存储器(ROM) | 第20-21页 |
2.6.2 随机访问存储器(RAM) | 第21页 |
2.6.3 FLASH存储器 | 第21页 |
2.6.4 存储器模块的选择 | 第21-22页 |
2.7 本章小结 | 第22-23页 |
第3章 SOC芯片RF915数字控制电路的设计与仿真 | 第23-35页 |
3.1 数字控制电路顶层功能划分 | 第23-24页 |
3.2 控制电路的设计 | 第24-34页 |
3.2.1 数字接口模块电路的设计 | 第24-26页 |
3.2.2 逻辑控制模块电路的设计 | 第26-31页 |
3.2.3 数据存储器电路的设计 | 第31-34页 |
3.3 本章小结 | 第34-35页 |
第4章 SOC芯片RF915数字控制电路的后端设计 | 第35-50页 |
4.1 数字后端技术介绍 | 第35-36页 |
4.2 数字后端设计流程和设计方法 | 第36-49页 |
4.2.1 逻辑综合 | 第37-38页 |
4.2.2 形式验证 | 第38-41页 |
4.2.3 数字电路的静态时序分析 | 第41-42页 |
4.2.4 布局布线 | 第42-49页 |
4.3 本章小结 | 第49-50页 |
第5章 总结与展望 | 第50-51页 |
5.1 总结 | 第50页 |
5.2 展望 | 第50-51页 |
参考文献 | 第51-53页 |
致谢 | 第53-54页 |
个人简历、在学期间发表的学术论文与研究成果 | 第54页 |