一种12位50MSPS低功耗流水线ADC的研究与实现
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-12页 |
·课题研究的背景及意义 | 第8页 |
·国内外研究现状 | 第8-11页 |
·本文主要研究内容和结构安排 | 第11-12页 |
第二章 流水线ADC的基本原理 | 第12-23页 |
·模数转换器的基本概念 | 第12页 |
·模数转换器的性能参数 | 第12-14页 |
·流水线ADC的结构和工作原理 | 第14-15页 |
·非线性因素及其影响 | 第15-20页 |
·热噪声 | 第15-17页 |
·电荷注入和时钟馈通 | 第17-19页 |
·运放有限开环增益和带宽 | 第19-20页 |
·数字校正技术 | 第20-22页 |
·本章小结 | 第22-23页 |
第三章 流水线ADC单元电路的分析与设计 | 第23-38页 |
·MOS开关电路 | 第23-26页 |
·运算放大器 | 第26-34页 |
·增益增强原理 | 第26-28页 |
·主运放和共模反馈电路设计 | 第28-30页 |
·辅助运放设计 | 第30-32页 |
·最终放大器电路验证 | 第32-34页 |
·比较器 | 第34-37页 |
·本章小结 | 第37-38页 |
第四章 模块和系统电路设计与仿真 | 第38-53页 |
·CLOCK GENERATOR | 第38-40页 |
·采样保持电路 | 第40-44页 |
·1.5bit/STAGE ADC | 第44-50页 |
·Sub-ADC | 第44-46页 |
·Sub-DAC | 第46-48页 |
·Gain-stage | 第48-50页 |
·数字校正电路 | 第50-52页 |
·本章小结 | 第52-53页 |
总结 | 第53-54页 |
参考文献 | 第54-59页 |
致谢 | 第59页 |