闭环多通道数字变换测试装置设计与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-15页 |
·课题背景 | 第9-10页 |
·研究的目的及意义 | 第10-11页 |
·数字量变换器测试系统国内外发展现状及发展趋势 | 第11-13页 |
·国外研究现状 | 第11-12页 |
·自动测试系统的国内发展现状 | 第12-13页 |
·本文的主要工作 | 第13-15页 |
第二章 闭环多通道测试台总体设计方案 | 第15-28页 |
·测试台总体方案及原理分析 | 第15-17页 |
·测试台性能要求 | 第15-16页 |
·测试系统工作方式及特点 | 第16-17页 |
·测试台总体设计方案 | 第17-24页 |
·设计流程及思路 | 第17-19页 |
·测试台核心器件选择与分析 | 第19-24页 |
·测试台设计方案 | 第24-28页 |
·测试台关键技术研究 | 第24-25页 |
·测试台工作原理及流程 | 第25-26页 |
·测试台设计稳定性分析 | 第26-28页 |
第三章 测试台各模块硬件电路实现 | 第28-44页 |
·总体硬件电路模块概述 | 第28-29页 |
·中央控制 FPGA 选取 | 第29-30页 |
·测试台各接口电路实现 | 第30-40页 |
·冲击信号启动接口电路 | 第30-31页 |
·群信号接口电路 | 第31-33页 |
·起飞信号接口电路 | 第33页 |
·惯组陀螺脉冲接口电路 | 第33-34页 |
·惯组加速度计脉冲接口电路 | 第34页 |
·指令信号接口电路设计 | 第34-37页 |
·时序控制电路接口 | 第37-39页 |
·电源电路设计 | 第39-40页 |
·W5500 传输接口电路设计 | 第40-44页 |
第四章 测试台逻辑设计与实现 | 第44-52页 |
·测试台主控逻辑设计 | 第44-46页 |
·脉冲信号源硬件逻辑实现 | 第46-48页 |
·指令信号源硬件逻辑实现 | 第48-49页 |
·同步时序信号源硬件逻辑实现 | 第49页 |
·以太网通讯硬件逻辑实现 | 第49-52页 |
第五章 测试台测试结果 | 第52-54页 |
·模拟加速度、陀螺信号源输出实验 | 第52页 |
·指令信号输出实验 | 第52页 |
·群信号监测实验 | 第52-53页 |
·多上位机连接测试 | 第53-54页 |
第六章 总结与展望 | 第54-55页 |
·总结 | 第54页 |
·展望 | 第54-55页 |
参考文献 | 第55-57页 |
附录一:多通道闭环数字量变换装置 PCB 图 | 第57-58页 |
攻读硕士学位期间发表的论文及所取得的研究成果 | 第58-59页 |
致谢 | 第59-60页 |