目录 | 第1-4页 |
摘要 | 第4-6页 |
Abstract | 第6-8页 |
英文缩写说明 | 第8-9页 |
第一章 引言 | 第9-19页 |
·嵌入式处理器发展趋势:从单核到多核 | 第9-13页 |
·多核处理器设计面临的挑战 | 第13-17页 |
·论文主要工作 | 第17-18页 |
·论文结构安排 | 第18-19页 |
第二章 高性能低功耗多核处理器设计 | 第19-61页 |
·多核处理器系统架构 | 第19-20页 |
·SIMD-RISC处理器 | 第20-37页 |
·六级流水结构 | 第22-23页 |
·指令集简介 | 第23-26页 |
·单指令多数据(SIMD)结构 | 第26-30页 |
·可配置寄存器文件 | 第30-34页 |
·FIFO结构及映射 | 第34-37页 |
·簇状结构 | 第37-49页 |
·处理器节点结构 | 第38-40页 |
·共享存储器节点结构 | 第40-41页 |
·存储器组织结构 | 第41-47页 |
·核间同步机制:信箱模块 | 第47-49页 |
·片上网络 | 第49-55页 |
·拓扑结构 | 第50-51页 |
·路由算法 | 第51-52页 |
·路由模块 | 第52-55页 |
·多核处理器的高性能与低功耗技术 | 第55-59页 |
·多核处理器的高性能技术 | 第55-56页 |
·多核处理器的低功耗技术 | 第56-59页 |
·多核处理器的可测性设计 | 第59-61页 |
第三章 多核处理器的软件开发环境及应用实现 | 第61-69页 |
·程序编译环境 | 第61-63页 |
·LDPC译码器在多核处理器上的实现与分析 | 第63-69页 |
·LDPC译码器算法简介 | 第64-65页 |
·LDPC译码器算法映射 | 第65-66页 |
·LDPC应用程序加载 | 第66-67页 |
·LDPC译码器算法实现结果分析 | 第67-69页 |
第四章 多核处理器的芯片实现及测试方案 | 第69-75页 |
·基于TSMC 65nm 工艺的多核处理器芯片实现 | 第69-73页 |
·多核处理器芯片测试方案 | 第73-75页 |
第五章 总结与展望 | 第75-77页 |
参考文献 | 第77-81页 |
附录 | 第81-84页 |
硕士学习期间录用和发表的学术论文 | 第84-85页 |
致谢 | 第85-86页 |