宽带综合数据光同步网的数据加密研究
摘要 | 第1-7页 |
Abstract | 第7-11页 |
第1章 绪论 | 第11-15页 |
·课题背景 | 第11页 |
·研究现状和意义 | 第11-13页 |
·宽带综合数据光同步网简介 | 第13-14页 |
·本文研究内容及论文结构 | 第14-15页 |
·本文研究内容 | 第14页 |
·论文结构 | 第14-15页 |
第2章 网络数据传输系统简介 | 第15-25页 |
·网络结构及各部分功能 | 第15-18页 |
·集中器 | 第15-17页 |
·汇接节点 | 第17页 |
·综合数据节点 | 第17-18页 |
·网络数据传输的特点 | 第18-19页 |
·网络数据传输的模式 | 第19-21页 |
·帧结构 | 第21-23页 |
·上行帧结构 | 第21-22页 |
·下行帧结构 | 第22-23页 |
·网络数据传输系统安全需求分析 | 第23-25页 |
·网络数据安全面临的威胁 | 第23-24页 |
·网络数据传输安全需求 | 第24-25页 |
第3章 数据加密方案的研究 | 第25-45页 |
·数据加密技术简介 | 第25-27页 |
·加密算法的选择 | 第27-29页 |
·加密算法描述 | 第29-38页 |
·AES 算法总体结构描述 | 第29-31页 |
·加密过程中的轮变换 | 第31-34页 |
·解密过程中的轮变换 | 第34-36页 |
·轮密钥的生成 | 第36-37页 |
·算法安全性 | 第37-38页 |
·数据加密方案的设计 | 第38-45页 |
·加密流程 | 第38-40页 |
·密钥管理 | 第40-42页 |
·实现分析 | 第42-45页 |
第4章 加解密模块的FPGA 优化设计 | 第45-66页 |
·开发环境及语言介绍 | 第45-47页 |
·FPGA 的开发软件及设计流程 | 第45-46页 |
·硬件描述语言 | 第46-47页 |
·FPGA 实现需考虑的问题 | 第47-51页 |
·系统的电路需求 | 第47-48页 |
·目标芯片选择 | 第48页 |
·工作模式与结构 | 第48-51页 |
·加解密算法的优化 | 第51-55页 |
·算法轮变换的运算优化 | 第51-54页 |
·算法的结构优化 | 第54-55页 |
·加解密模块的结构框图 | 第55-56页 |
·集中器端加密模块结构框图 | 第55-56页 |
·节点端解密模块结构框图 | 第56页 |
·集中器数据加密模块设计 | 第56-64页 |
·加密运算模块 | 第56-57页 |
·密钥扩展模块 | 第57-59页 |
·接口模块 | 第59-61页 |
·控制模块 | 第61-64页 |
·节点数据解密模块设计 | 第64-66页 |
第5章 仿真验证 | 第66-72页 |
·仿真工具简介 | 第66-67页 |
·加、解密模块仿真验证 | 第67-70页 |
·功能仿真 | 第67-69页 |
·时序仿真 | 第69-70页 |
·加密方案性能分析 | 第70-72页 |
结论 | 第72-74页 |
参考文献 | 第74-77页 |
攻读硕士学位期间发表的论文及获得的科研成果 | 第77-78页 |
致谢 | 第78-79页 |