摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·论文的选题背景 | 第7页 |
·专用指令集处理器技术简介及设计方法 | 第7-9页 |
·专用指令集处理器技术简介 | 第7-8页 |
·专用指令集处理器设计方法 | 第8-9页 |
·本文的研究工作及章节安排 | 第9-11页 |
第二章 ASIP 体系结构的设计 | 第11-19页 |
·专用指令集处理器体系结构的选择 | 第11-13页 |
·基于 RISC 结构的 ASIP 专用指令集设计 | 第13-17页 |
·专用指令集处理器在 FPGA 内的实现 | 第17-18页 |
·本章小结 | 第18-19页 |
第三章 ASIP 并行处理系统的设计与应用 | 第19-45页 |
·ASIP 并行处理系统结构的选择 | 第19-22页 |
·ASIP 并行处理系统互连网络的设计 | 第22-33页 |
·几种典型的互连网络 | 第22-24页 |
·基于通信矩阵控制单元互连网络设计 | 第24-25页 |
·基于多端口共享存储器互连网络设计 | 第25-33页 |
·ASIP 并行处理结构的典型应用 | 第33-39页 |
·传统的 DIF-FFT 算法结构 | 第34-35页 |
·改进的 DIF-FFT 算法结构 | 第35页 |
·SIMD 和 MIMD 并行处理结构设计 | 第35-39页 |
·专用蝶形运算单元设计 | 第39-41页 |
·1024 点 FFT 仿真结果分析 | 第41-44页 |
·本章小结 | 第44-45页 |
第四章 压缩感知微波成像算法在 ASIP 上的实现研究 | 第45-55页 |
·压缩感知微波成像算法原理 | 第45-47页 |
·算法的并行性分析与验证 | 第47-50页 |
·算法并行性分析 | 第47-49页 |
·算法并行性验证 | 第49-50页 |
·适合算法实现的 ASIP 并行处理方案 | 第50-53页 |
·算法的化简 | 第50-51页 |
·硬件资源分析 | 第51-52页 |
·可行的并行处理系统实现方案 | 第52-53页 |
·本章小结 | 第53-55页 |
第五章 二进制算术编码在 ASIP 上的实现研究 | 第55-65页 |
·二进制算术编码原理 | 第55-59页 |
·自适应算术编码基本原理 | 第55-56页 |
·基于上下文的自适应二进制算术编码原理 | 第56-59页 |
·专用指令集处理器自动化参量配置平台简介 | 第59-60页 |
·可变长度的移位指令的设计 | 第60-64页 |
·可变长度移位指令定义 | 第60-61页 |
·基于桶形移位器可变长移位指令电路实现 | 第61-64页 |
·本章小结 | 第64-65页 |
第六章 总结与展望 | 第65-67页 |
·总结 | 第65-66页 |
·展望 | 第66-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-71页 |
在硕士期间取得的研究成果 | 第71-72页 |