乘法器复用的多路FFT处理器研究与设计
| 目录 | 第1-5页 |
| 摘要 | 第5-6页 |
| Abstract | 第6-8页 |
| 第一章 绪论 | 第8-14页 |
| ·数字信号处理与通信概述 | 第8-10页 |
| ·FFT算法硬件实现方法 | 第10-12页 |
| ·论文研究成果 | 第12-13页 |
| ·论文组织结构 | 第13-14页 |
| 第二章 FFT算法介绍 | 第14-26页 |
| ·简介 | 第14页 |
| ·FFT算法的提出 | 第14-17页 |
| ·基-2、基-4 DIF FFT算法 | 第17-20页 |
| ·混合基FFT算法 | 第20-21页 |
| ·基-2~2、基-2~3 FFT算法 | 第21-23页 |
| ·分裂基FFT算法 | 第23-24页 |
| ·几种不同基的FFT运算量比较 | 第24-25页 |
| ·小结 | 第25-26页 |
| 第三章 FFT处理器的硬件结构 | 第26-34页 |
| ·基于存储器的FFT处理器结构 | 第26-28页 |
| ·单存储器结构(single memoy) | 第26-27页 |
| ·双存储器结构(dual memory) | 第27页 |
| ·缓存存储器结构(cache-memory) | 第27-28页 |
| ·基于流水线的FFT处理器结构 | 第28-31页 |
| ·MDC | 第29-30页 |
| ·SDF | 第30-31页 |
| ·不同流水线结构硬件比较 | 第31页 |
| ·硬件中数据表示 | 第31-33页 |
| ·浮点数 | 第32页 |
| ·定点数 | 第32-33页 |
| ·字长 | 第33页 |
| ·小结 | 第33-34页 |
| 第四章 低面积多路FFT处理器结构设计 | 第34-48页 |
| ·低面积多路FFT处理器结构A | 第35-41页 |
| ·基-2~4DIF FFT算法 | 第35-38页 |
| ·低面积多路FFT处理器结构A | 第38-40页 |
| ·ASIC实例实现 | 第40-41页 |
| ·低面积多路FFT处理器结构B | 第41-45页 |
| ·基-8算法 | 第41-42页 |
| ·基-16算法 | 第42-43页 |
| ·低面积多路FFT处理器结构B | 第43-45页 |
| ·比较 | 第45-47页 |
| ·小结 | 第47-48页 |
| 第五章 LTE中FFT处理器的设计 | 第48-64页 |
| ·总体架构 | 第49-50页 |
| ·控制模块 | 第50-51页 |
| ·分频时钟模块 | 第51-52页 |
| ·模块1 | 第52-59页 |
| ·可变长基-2/4/8/16蝶形运算 | 第53-55页 |
| ·常系数乘法器 | 第55-56页 |
| ·存储器 | 第56-57页 |
| ·rom结构 | 第57-59页 |
| ·模块2 | 第59-62页 |
| ·基-16结构 | 第60-61页 |
| ·存储器 | 第61页 |
| ·Rom结构 | 第61-62页 |
| ·模块3 | 第62-63页 |
| ·蝶形运算内部数据处理方式 | 第63页 |
| ·小结 | 第63-64页 |
| 第六章 实现、验证与测试 | 第64-73页 |
| ·RTL实现与验证 | 第64-66页 |
| ·硬件测试系统 | 第66-68页 |
| ·软件部分 | 第66-67页 |
| ·硬件部分 | 第67-68页 |
| ·FPGA实现 | 第68-71页 |
| ·建立工程 | 第68-69页 |
| ·添加代码 | 第69页 |
| ·建立IP模块 | 第69-70页 |
| ·标注引脚 | 第70页 |
| ·编译、综合、布局布线 | 第70-71页 |
| ·后仿与下载 | 第71页 |
| ·测试 | 第71页 |
| ·ASIC实现 | 第71-72页 |
| ·小结 | 第72-73页 |
| 第七章 总结与展望 | 第73-75页 |
| ·总结 | 第73页 |
| ·展望 | 第73-75页 |
| 参考文献 | 第75-77页 |
| 硕士学习期间发表的学术成果 | 第77-78页 |
| 致谢 | 第78-79页 |