摘要 | 第1-5页 |
Abstract | 第5-10页 |
第一章 引言 | 第10-15页 |
·国内外发展现状 | 第10-12页 |
·课题背景及意义 | 第12-13页 |
·本文完成的主要工作 | 第13页 |
·论文结构安排 | 第13-15页 |
第二章 雷达波形信号设计与分析 | 第15-29页 |
·雷达信号波形产生的研究内容 | 第15-16页 |
·脉冲压缩波形设计理论 | 第16-20页 |
·线性调频信号设计理论 | 第16-19页 |
·非线性调频脉压信号设计理论 | 第19-20页 |
·频率合成技术 | 第20-28页 |
·频率合成技术的发展 | 第20-22页 |
·DDS 工作原理 | 第22-23页 |
·DDS 误差 | 第23-26页 |
·DDWS 中频信号设计 | 第26-28页 |
·本章小结 | 第28-29页 |
第三章 SOPC 技术及NIOS II 处理器概述 | 第29-37页 |
·SOPC 技术概述 | 第29-30页 |
·NIOS II CPU 简介 | 第30-33页 |
·AVALON 总线技术简介 | 第33-34页 |
·NIOS II 开发环境简介 | 第34-36页 |
·硬件开发环境 | 第34-36页 |
·软件开发环境 | 第36页 |
·本章小节 | 第36-37页 |
第四章 多功能雷达信号产生器的设计与实现 | 第37-62页 |
·系统设计要求 | 第37-39页 |
·系统方案设计 | 第39-45页 |
·系统方案选取 | 第39-42页 |
·系统工作原理 | 第42-45页 |
·系统器件选择 | 第45-47页 |
·FPGA 芯片选择 | 第45-46页 |
·数字上变频芯片的选择 | 第46-47页 |
·系统实现 | 第47-61页 |
·SOPC 硬件实现 | 第47-52页 |
·SOPC 控制程序设计 | 第52-58页 |
·FPGA 高速逻辑设计 | 第58-61页 |
·本章小结 | 第61-62页 |
第五章 系统测试结果及分析 | 第62-70页 |
·模块功能测试 | 第62-63页 |
·系统测试指标 | 第63-64页 |
·系统测试框图 | 第64-65页 |
·系统测试结果 | 第65-69页 |
·波形数据下载 | 第65-66页 |
·时域测试结果 | 第66-67页 |
·频域测试结果 | 第67-68页 |
·系统测试分析 | 第68-69页 |
·本章小结 | 第69-70页 |
第六章 总结 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
在校期间的研究成果 | 第74-75页 |