| 摘要 | 第1-5页 |
| Abstract | 第5-13页 |
| 第1章 绪论 | 第13-16页 |
| ·研究背景 | 第13页 |
| ·课题的内容和意义 | 第13-14页 |
| ·论文的内容安排 | 第14-16页 |
| 第2章 视频压缩软硬件方案研究 | 第16-23页 |
| ·视频压缩系统硬件结构选择 | 第16-18页 |
| ·常用视频压缩系统硬件解决方案 | 第16-17页 |
| ·DSP的选择 | 第17-18页 |
| ·TMS320C64x芯片特点 | 第18-20页 |
| ·TMS320DM642芯片 | 第18-20页 |
| ·TMS320C6415芯片 | 第20页 |
| ·系统软件开发工具 | 第20-22页 |
| ·Code Compose Studio | 第20-21页 |
| ·软件开发的流程 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 视频处理系统的硬件方案实现 | 第23-45页 |
| ·系统硬件平台的要求 | 第23页 |
| ·系统总体方案 | 第23-25页 |
| ·视频处理平台原理设计 | 第25-39页 |
| ·系统电源电路设计 | 第25-27页 |
| ·复位与看门狗电路 | 第27-28页 |
| ·时钟电路设计 | 第28-29页 |
| ·系统存储设备设计 | 第29-31页 |
| ·Video Port的连接关系 | 第31-32页 |
| ·视频解码器ADV7181B | 第32-35页 |
| ·视频编码器ADV7179 | 第35-36页 |
| ·串行输入输出端口 | 第36-39页 |
| ·PCB板设计 | 第39-43页 |
| ·电源分配网络的设计 | 第39-40页 |
| ·信号线设计 | 第40-41页 |
| ·PCB设计时其他方面的考虑 | 第41-43页 |
| ·基于本平台的信号处理演示 | 第43-44页 |
| ·板卡压缩-板卡解压测试 | 第43页 |
| ·板卡压缩-PC机软件解压测试 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第4章 视频压缩系统初始化程序设计 | 第45-57页 |
| ·系统程序引导和加载的研究和实现 | 第45-47页 |
| ·本系统的FLASH烧写 | 第45-46页 |
| ·二级引导程序的开发 | 第46-47页 |
| ·系统程序结构 | 第47-48页 |
| ·DSP芯片初始化程序设计 | 第48-53页 |
| ·芯片初始化流程 | 第48-49页 |
| ·12C与Video Port的初始化程序设计 | 第49-53页 |
| ·ADV7181B与ADV7179的初始化程序 | 第53-56页 |
| ·初始化流程 | 第53-54页 |
| ·ADV7181B的初始化 | 第54-55页 |
| ·ADV7179的初始化 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 第5章 基于FPGA+DSP构架的视频压缩系统硬件设计研究 | 第57-69页 |
| ·FPGA+DSP构架介绍 | 第57-59页 |
| ·构架的意义 | 第57-58页 |
| ·构架的硬件结构 | 第58-59页 |
| ·本文实现的内容 | 第59-61页 |
| ·FPGA的选择 | 第59页 |
| ·视频预处理模块的硬件结构 | 第59-61页 |
| ·FPGA功能设计 | 第61-67页 |
| ·12C控制模块 | 第61-63页 |
| ·BT.656输入信号处理模块 | 第63-65页 |
| ·BT.656输出信号合成模块 | 第65-67页 |
| ·视频预处理模块功能验证与演示 | 第67-68页 |
| ·本章小结 | 第68-69页 |
| 第6章 总结和展望 | 第69-71页 |
| ·总结 | 第69-70页 |
| ·系统的扩展和展望 | 第70-71页 |
| 参考文献 | 第71-73页 |
| 发表论文 | 第73-74页 |
| 致谢 | 第74页 |