基于DDS技术的虚拟式任意波形发生器研究
| 摘要 | 第1-8页 |
| ABSTRACT | 第8-10页 |
| 第一章 绪论 | 第10-15页 |
| ·频率合成技术的发展 | 第10-11页 |
| ·任意波形发生器的发展 | 第11-12页 |
| ·虚拟仪器简介 | 第12-14页 |
| ·本文的主要任务 | 第14-15页 |
| 第二章 DDS的基本原理及频谱分析 | 第15-31页 |
| ·DDS的基本原理 | 第15-17页 |
| ·DDS的输出频谱特性 | 第17-27页 |
| ·理想情况下DDS的频谱分析 | 第17-19页 |
| ·相位截断时DDS的频谱分析 | 第19-25页 |
| ·幅度量化误差对DDS频谱的影响 | 第25-26页 |
| ·DAC非理想特性对DDS频谱的影响 | 第26-27页 |
| ·改善杂散的方法 | 第27-30页 |
| ·改进的相位累加器结构 | 第27-28页 |
| ·波形存储器的数据压缩技术 | 第28-30页 |
| ·抖动注入方法 | 第30页 |
| ·本章小结 | 第30-31页 |
| 第三章 EDA技术与FPGA/CPLD器件 | 第31-40页 |
| ·EDA技术概述 | 第31-32页 |
| ·可编程逻辑器件(PLD) | 第32-33页 |
| ·可编程逻辑器件的发展 | 第32-33页 |
| ·FPGA/CPLD器件的特点 | 第33页 |
| ·Cyclone系列FPGA器件 | 第33-39页 |
| ·Cyclone器件的结构特性 | 第34-35页 |
| ·Cyclone器件的配置方式 | 第35-39页 |
| ·AS配置方式 | 第35-37页 |
| ·PS配置方式 | 第37页 |
| ·JTAG配置方式 | 第37-39页 |
| ·本章小结 | 第39-40页 |
| 第四章 DDS技术的FPGA设计与实现 | 第40-52页 |
| ·EPP接口简介 | 第40-41页 |
| ·EP1C3的整体设计结构 | 第41页 |
| ·EPP接口电路的设计 | 第41-42页 |
| ·DDS模块的设计 | 第42-51页 |
| ·数据和地址总线控制模块的设计 | 第43-45页 |
| ·流水线结构的相位累加器设计 | 第45-48页 |
| ·波形存储器的设计 | 第48-51页 |
| ·本章小结 | 第51-52页 |
| 第五章 虚拟式任意波形发生器的设计 | 第52-67页 |
| ·系统的总体设计方案 | 第52-53页 |
| ·系统的软件设计 | 第53-58页 |
| ·虚拟面板的设计 | 第54-57页 |
| ·驱动程序的设计 | 第57-58页 |
| ·幅度控制和D/A转换电路 | 第58-62页 |
| ·AD9760的简介 | 第58-59页 |
| ·幅度控制电路 | 第59-61页 |
| ·D/A转换电路 | 第61-62页 |
| ·低通滤波器的设计 | 第62-64页 |
| ·实验结果及分析 | 第64-66页 |
| ·本章小结 | 第66-67页 |
| 结束语 | 第67-69页 |
| 参考文献 | 第69-73页 |
| 致谢 | 第73-74页 |
| 攻读硕士期间发表的论文 | 第74-75页 |
| 学位论文评阅及答辩情况表 | 第75页 |