专用短程通信协议数据链路层研究及FPGA部分实现
第一章 绪论 | 第1-13页 |
·课题研究背景 | 第9页 |
·智能交通相关概念简介 | 第9-10页 |
·智能交通系统 | 第9页 |
·不停车电子收费系统 | 第9-10页 |
·用于ITS的专用短程通信协议 | 第10页 |
·DSRC协议国内外研究现状 | 第10-12页 |
·国外研究现状 | 第10-11页 |
·国内研究现状 | 第11-12页 |
·本文研究思路与主要工作 | 第12-13页 |
第二章 DSRC协议概述 | 第13-28页 |
·电子收费系统(ETC)介绍 | 第13-17页 |
·ETC技术发展 | 第13-14页 |
·ETC系统组成及工作原理 | 第14-15页 |
·ETC系统在实际中的应用 | 第15-17页 |
·DSRC协议概述 | 第17-21页 |
·DSRC体系结构 | 第17-18页 |
·物理层概述 | 第18-19页 |
·数据链路层概述 | 第19-20页 |
·应用层概述 | 第20页 |
·DSRC协议工作流程 | 第20-21页 |
·DSRC通信(TDMA)帧的结构 | 第21-24页 |
·帧控制信息时隙(FCMS) | 第22页 |
·信息数据时隙(MDS) | 第22-23页 |
·激活时隙(ACTS) | 第23-24页 |
·无线呼叫号码时隙(WCNS) | 第24页 |
·DSRC链路地址 | 第24-28页 |
·链路地址域构成 | 第24-26页 |
·链路地址建立 | 第26-28页 |
第三章 DSRC数据链路层分析 | 第28-46页 |
·数据链路层内外体系结构 | 第28页 |
·媒体访问控制(MAC)子层分析 | 第28-36页 |
·MAC子层接口定义 | 第28-33页 |
·MAC子层服务过程 | 第33-36页 |
·逻辑链路控制(LLC)子层分析 | 第36-46页 |
·LLC子层元素定义 | 第36-40页 |
·LLC子层接口定义 | 第40-43页 |
·LLC子层服务过程 | 第43-46页 |
第四章 DSRC数据链路层的FPGA实现 | 第46-67页 |
·设计思路 | 第46页 |
·开发软件及设计语言简介 | 第46-47页 |
·QuartusII软件介绍 | 第46-47页 |
·Verilog HDL语言介绍 | 第47页 |
·设计流程介绍 | 第47页 |
·总体模块划分及功能说明 | 第47-49页 |
·数据链路层系统框架 | 第49-51页 |
·数据链路层与应用层接口 | 第49-50页 |
·数据链路层与物理层接口 | 第50-51页 |
·MAC子层模块设计 | 第51-57页 |
·MAC事务管理模块 | 第51页 |
·MAC控制模块 | 第51-52页 |
·MAC管理服务模块 | 第52-53页 |
·接收/发送模块 | 第53-56页 |
·MAC子层工作过程 | 第56-57页 |
·LLC子层模块设计 | 第57-66页 |
·LLC事务管理模块 | 第57-60页 |
·LLC类型1模块 | 第60-61页 |
·LLC类型3接收模块 | 第61-62页 |
·LLC类型3发送模块 | 第62-64页 |
·LLC子层工作过程 | 第64-66页 |
·系统验证 | 第66-67页 |
第五章 结论 | 第67-69页 |
·本文工作总结 | 第67页 |
·未来工作展望 | 第67-69页 |
参考文献 | 第69-72页 |
附录1:DSRC术语定义 | 第72-74页 |
附录2:DSRC协议中的缩略语 | 第74-75页 |
致谢 | 第75页 |