基于H.264/AVC的HDTV视频解码芯片预测模块的算法研究与设计
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-14页 |
·研究背景与意义 | 第8-9页 |
·HDTV在国内外的发展现状 | 第9-11页 |
·国际视频编码标准发展现状 | 第11-13页 |
·本文研究的主要内容 | 第13-14页 |
第二章 HDTV(高清晰电视) | 第14-19页 |
·数字电视的概念和优点 | 第14-15页 |
·视频信号的数字化过程 | 第15-17页 |
·我国 HDTV的视频格式 | 第17页 |
·HDTV系统结构 | 第17-18页 |
·小结 | 第18-19页 |
第三章 H.264/AVC国际视频压缩标准 | 第19-30页 |
·H.264/AVC标准的基本框架 | 第19-22页 |
·帧内预测 | 第22-24页 |
·帧间预测 | 第24-27页 |
·整数变换及量化 | 第27-28页 |
·熵编码 | 第28页 |
·环路去块滤波 | 第28-29页 |
·小结 | 第29-30页 |
第四章 预测模块的算法研究与改进 | 第30-54页 |
·帧内预测算法改进 | 第30-43页 |
·帧内预测原理 | 第30-34页 |
·帧内预测的二种标准算法 | 第34-36页 |
·常见的快速帧内预测算法 | 第36-38页 |
·基于预测模式相关性的快速帧内预测 | 第38-43页 |
·运动估计算法改进 | 第43-53页 |
·帧间预测原理 | 第43页 |
·常见的几种运动估计算法 | 第43-48页 |
·基于图像运动相关性的快速运动估计 | 第48-53页 |
·小结 | 第53-54页 |
第五章 视频解码芯片预测模块的硬件设计 | 第54-68页 |
·视频解码芯片的系统框架 | 第54-55页 |
·视频解码芯片的内部接口框图 | 第55-56页 |
·SDRAM控制模块的设计 | 第56-60页 |
·SDRAM的三种基本操作 | 第56-59页 |
·SDRAM控制模块设计 | 第59-60页 |
·视频解码芯片预测模块的硬件设计 | 第60-67页 |
·ASIC芯片设计 | 第60-61页 |
·预测模块的硬件设计 | 第61-67页 |
·预测模块的功能分析 | 第62页 |
·帧内预测功能的设计与仿真 | 第62-65页 |
·帧间预测功能的设计与仿真 | 第65-67页 |
·小结 | 第67-68页 |
第六章 总结与展望 | 第68-70页 |
·总结 | 第68页 |
·展望 | 第68-70页 |
参考文献 | 第70-74页 |
论文发表情况 | 第74-75页 |
致谢 | 第75页 |