摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-16页 |
·视频压缩技术的基本原理和应用 | 第8-9页 |
·视频编码标准的发展和现状 | 第9-11页 |
·MPEG 系列 | 第9页 |
·H.26X 系列 | 第9-10页 |
·Windows Media 系列 | 第10-11页 |
·DSP 芯片的发展及现状 | 第11-14页 |
·DSP 的发展 | 第11-12页 |
·目前视频处理芯片的现状及发展趋势 | 第12-13页 |
·DSP 芯片的应用 | 第13-14页 |
·论文的主要工作和纲要 | 第14-16页 |
第二章 H.264 视频编码标准 | 第16-24页 |
·H.264 视频编码标准概述 | 第16-18页 |
·H.264的特点 | 第16-17页 |
·H.264的性能 | 第17-18页 |
·H.264 编码流程以及语法结构 | 第18-20页 |
·H.264 编码的关键技术 | 第20-23页 |
·帧间预测模式 | 第20-21页 |
·帧内预测模式 | 第21页 |
·整数4×4 DCT 变换 | 第21-22页 |
·熵编码 | 第22-23页 |
·本章小结 | 第23-24页 |
第三章 DSP 平台的软硬件结构和性能分析 | 第24-36页 |
·TM5320C6416 芯片的结构与性能分析 | 第24-32页 |
·全并行的功能单元 | 第25-27页 |
·具有并行操作的指令集 | 第27-30页 |
·C6416 芯片的其余特点 | 第30-32页 |
·图像处理平台的板载资源 | 第32-34页 |
·外部存储器 | 第32页 |
·视频接口 | 第32-34页 |
·本章小结 | 第34-36页 |
第四章 H.264 编码器从 PC 机到 DSP 平台的移植 | 第36-46页 |
·DSP/BIOS与程序优化 | 第36-42页 |
·DSP/BIOS 简介 | 第36-37页 |
·DSP/BIOS 的多线程机制 | 第37-38页 |
·计时器的使用 | 第38-39页 |
·使用DSP/BIOS进行存储器配置 | 第39-40页 |
·DSP/BIOS 的API 的应用 | 第40-42页 |
·编译器的差别 | 第42-43页 |
·DSP 平台上的系统构成 | 第43-45页 |
·本章小结 | 第45-46页 |
第五章 H.264 编码器在 DSP 平台上的优化 | 第46-60页 |
·冗余代码的去除 | 第46-47页 |
·调试和测试语句的去除 | 第46页 |
·更多的冗余代码 | 第46-47页 |
·冗余代码去除后的效果 | 第47页 |
·编码器代码的分析 | 第47-48页 |
·编译器的优化功能 | 第48-53页 |
·重要的优化选项-On 和-pm | 第49-50页 |
·编译器反馈信息 | 第50-53页 |
·针对 L2 Memory 和Cache 性能的优化 | 第53-56页 |
·提高Cache 的命中率 | 第53-55页 |
·L2 RAM 的使用 | 第55-56页 |
·手工优化方法 | 第56-58页 |
·手工汇编模块的使用 | 第56-57页 |
·内联函数的使用 | 第57-58页 |
·本章小结 | 第58-60页 |
第六章 下一步工作展望 | 第60-62页 |
参考文献 | 第62-63页 |
致谢 | 第63页 |