首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像终端、多媒体终端论文

基于DSPs的媒体处理系统芯片设计研究

摘要第1-4页
Abstract第4-5页
目录第5-7页
第一章 绪论第7-31页
 1.1 图像压缩技术进展第7-8页
 1.2 基于DSP的视频编解码器优化设计第8-12页
  1.2.1 存储复杂度优化方法第8-10页
  1.2.2 时间复杂度优化方法第10-12页
 1.3 媒体系统芯片的实现结构第12-19页
  1.3.1 专用集成电路(ASIC)第12-14页
  1.3.2 通用微处理器的多媒体扩展结构第14-15页
  1.3.3 可编程媒体处理器结构第15-19页
 1.4 媒体系统芯片SoC设计方法第19-28页
  1.4.1 软硬件协同设计策略第19-21页
  1.4.2 异质媒体系统芯片设计策略第21-22页
  1.4.3 系统芯片集成的设计方法第22-25页
  1.4.4 嵌入式系统芯片的灵活性设计第25-28页
 1.5 本文的主要贡献及内容安排第28-31页
第二章 数字信号处理器媒体增强设计研究第31-55页
 2.1 数字信号处理器的媒体增强第31-36页
  2.1.1 MD3201处理器、指令集结构第32-34页
  2.1.2 基于MD3201的MPEG解码器实现第34-35页
  2.1.3 基于SIMD指令的视频算法实现瓶颈第35页
  2.1.4 MD3202媒体增强指令设计方法第35-36页
 2.2 MediaDSP3202处理器媒体增强指令设计第36-45页
  2.2.1 VLD媒体指令扩展第37-39页
  2.2.2 IDCT媒体指令扩展第39-42页
  2.2.3 MC媒体指令扩展第42-45页
 2.3 128比特SIMD操作:EMS指令集设计第45-50页
  2.3.1 EMS指令集的编码实现第45-48页
  2.3.2 存储结构组织设计第48-49页
  2.3.3 EMS指令扩展的硬件支持第49-50页
 2.4 MD3202处理器性能评估第50-53页
  2.4.1 基于MD3202的MPEG解码器性能评估第50-51页
  2.4.2 基于MD3202的H.264核心算法性能评估第51-53页
 2.5 本章小结第53-55页
第三章 媒体增强数字信号处理器微结构优化设计第55-73页
 3.1 流水线控制第55-58页
  3.1.1 流水线竞争第55-57页
  3.1.2 流水线控制(PCU)第57-58页
 3.2 MD32流水级结构和数据转发机制设计第58-64页
  3.2.1 MD32流水级结构第58-59页
  3.2.2 数据转发路径第59-61页
  3.2.3 集中式数据转发机制第61-62页
  3.2.4 分布式数据转发机制第62-64页
  3.2.5 DBPU数据丢失现象第64页
 3.3 数据转发电路时延优化第64-67页
  3.3.1 数据通道时延优化第64-65页
  3.3.2 控制通道时延优化第65-67页
 3.4 分布式转发机制性能分析第67-69页
 3.5 MD32流水线控制器(PCU)设计策略及优化第69-71页
 3.6 本章小结第71-73页
第四章 基于DSPs的媒体系统芯片任务调度设计研究第73-97页
 4.1 媒体处理系统芯片结构第73-79页
  4.1.1 专用集成电路结构媒体系统芯片第74-76页
  4.1.2 基于DSPs的双核媒体系统芯片:MediaSOC3221A第76-78页
  4.1.3 两种结构的实现结果比较第78-79页
 4.2 基于DSPs的媒体系统芯片的任务调度第79-83页
  4.2.1 媒体系统芯片存储器、总线、处理器模型第79-80页
  4.2.2 媒体系统芯片处理器任务调度第80-82页
  4.2.3 媒体系统芯片总线任务调度第82-83页
 4.3 处理器(RISC32/MD3201)任务调度策略第83-92页
  4.3.1 数据流模型及系统级软硬件任务划分第83-86页
  4.3.2 RISC32任务调度:静态任务分割法第86-88页
  4.3.3 基于数据驱动的视频解码、调度策略第88-92页
 4.4 基于动态优先级的总线任务调度策略设计第92-94页
 4.5 本章小结第94-97页
全文总结第97-99页
参考文献第99-107页
作者攻读博士学位期间发表的主要学术论文第107-109页
作者攻读博士学位期间参与的科研工作第109-111页
致谢第111页

论文共111页,点击 下载论文
上一篇:B3G系统关键技术的FPGA设计与实现--同步、OFDM解调
下一篇:《祖堂集》词缀研究--兼及汉语史词缀使用的若干问题