基于USB的DVB码流接收发送系统研究
第一章 引言 | 第1-9页 |
·研究背景 | 第6-7页 |
·研究目标和研究内容 | 第7-8页 |
·本论文的组织结构 | 第8-9页 |
第二章 DVB 码流PC 接收发送系统的主要技术 | 第9-29页 |
·USB 总线接口技术 | 第9-16页 |
·并行与串行 | 第9-10页 |
·USB 总线概述 | 第10-11页 |
·USB 数据流模型 | 第11-13页 |
·USB 数据传输类型 | 第13-16页 |
·Windows WDM 驱动程序设计开发技术 | 第16-22页 |
·Windows 2000 操作系统体系结构 | 第16-18页 |
·WDM 设备驱动程序概述 | 第18-21页 |
·USB 驱动程序结构 | 第21-22页 |
·MPEG-2 码流系统层分析原理 | 第22-26页 |
·MPEG-2 分组语法分析 | 第22-24页 |
·程序特殊信息分析 | 第24-26页 |
·程序参考时钟分析 | 第26页 |
·FPGA/CPLD 应用与开发技术 | 第26-29页 |
·HDL 硬件描述语言 | 第27-28页 |
·基于EDA 工具的FPGA/CPLD 设计流程 | 第28-29页 |
第三章 DVB 码流接收发送系统硬件模块设计 | 第29-50页 |
·系统硬件模块组成与功能 | 第29-31页 |
·DVB 码流接口设计 | 第31-34页 |
·SPI 接口电路设计 | 第31-32页 |
·ASI 接口电路设计 | 第32-34页 |
·基于UCI0510 的USB 接口电路 | 第34-41页 |
·USB 接口实现方案比较 | 第34页 |
·UCI0510 内部结构 | 第34-35页 |
·UCI0510 性能分析 | 第35-36页 |
·UCI0510 工作模式 | 第36-40页 |
·基于系统设计要求的UCI0510 工作流程 | 第40-41页 |
·基于FIFO 的高速缓存电路 | 第41-43页 |
·CPLD 时序控制电路 | 第43-46页 |
·其他单元电路设计 | 第46-50页 |
·USB 接口配置电路 | 第46-47页 |
·DC-DC 变换电路 | 第47页 |
·本地时钟分路驱动电路 | 第47页 |
·DDS 时钟生成电路 | 第47-50页 |
第四章 DVB 码流接收发送系统软件模块设计 | 第50-62页 |
·系统软件模块组成与功能 | 第50-51页 |
·USB 设备驱动程序设计 | 第51-55页 |
·UCI0510 芯片固件程序设计 | 第55-58页 |
·DVB 码流接收发送高层应用程序设计 | 第58-62页 |
·码流接收发送模块 | 第58-59页 |
·码流分析模块 | 第59-62页 |
第五章 系统测试与结果分析 | 第62-71页 |
·硬件模块测试与结果分析 | 第62-67页 |
·软件模块测试与结果分析 | 第67-71页 |
结束语 | 第71-72页 |
附录 | 第72-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-76页 |
个人简历 | 第76页 |
攻读学位期间发表的学术论文 | 第76页 |