基于PCI的串行通信控制器的研究和实现
| 第1章 绪论 | 第1-12页 |
| ·课题背景 | 第8页 |
| ·课题研究的内容 | 第8-9页 |
| ·课题研究的意义 | 第9页 |
| ·国内外技术现状 | 第9-11页 |
| ·开发环境介绍 | 第11页 |
| ·本人承担的主要工作 | 第11-12页 |
| 第2章 PCI协议与部分网络接口层的协议分析 | 第12-22页 |
| ·PCI总线接口协议分析 | 第12-17页 |
| ·PCI局部总线的主要特点 | 第12页 |
| ·PCI总线命令和总线操作 | 第12-13页 |
| ·PCI的配置空间 | 第13-16页 |
| ·PCI设备的中断复用 | 第16-17页 |
| ·物理层协议分析 | 第17-19页 |
| ·物理层的模型 | 第17页 |
| ·物理层的功能 | 第17-18页 |
| ·物理层接口 | 第18-19页 |
| ·高级数据链路层控制(HDLC)协议 | 第19-22页 |
| ·HDLC协议链路结构 | 第19-20页 |
| ·HDLC协议操作方式 | 第20页 |
| ·HDLC协议的帧格式 | 第20-21页 |
| ·HDLC协议的通信过程 | 第21-22页 |
| 第3章 SCC功能需求描述 | 第22-25页 |
| ·SCC应用需求的产生 | 第22页 |
| ·SCC的具体业务功能需求 | 第22-24页 |
| ·总线接口功能 | 第22页 |
| ·支持的协议 | 第22-23页 |
| ·工作方式 | 第23页 |
| ·数据多通道传输 | 第23页 |
| ·QOS | 第23-24页 |
| ·支持PFA快速转发 | 第24页 |
| ·支持即插即用 | 第24页 |
| ·流量控制 | 第24页 |
| ·差错控制 | 第24页 |
| ·用户可配置 | 第24页 |
| ·其它功能需求 | 第24-25页 |
| 第4章 SCC的总体设计 | 第25-46页 |
| ·SCC应用的平台 | 第25-27页 |
| ·路由器硬件平台 | 第25页 |
| ·路由器软件体系结构 | 第25-26页 |
| ·路由器报文的处理流程 | 第26-27页 |
| ·SCC系统设计思路 | 第27-28页 |
| ·SCC硬件的设计 | 第28-33页 |
| ·SCC的硬件结构设计 | 第28页 |
| ·PCI Controller | 第28-30页 |
| ·Master Controller | 第30页 |
| ·Target Controller | 第30-31页 |
| ·DMA Controller | 第31页 |
| ·HDLC Processor | 第31-32页 |
| ·Configures Registers | 第32页 |
| ·Line Interface | 第32-33页 |
| ·时钟的设计 | 第33页 |
| ·SCC软件系统的设计 | 第33-40页 |
| ·SCC的软件系统结构 | 第33-34页 |
| ·缓冲区的管理 | 第34-37页 |
| ·BD表的分析和设计 | 第37-39页 |
| ·数据流设计 | 第39-40页 |
| ·SCC中断处理的分析与设计 | 第40-43页 |
| ·一般中断处理的方法分析 | 第41-42页 |
| ·中断处理过程 | 第42-43页 |
| ·流控和QoS的设计 | 第43-46页 |
| 第5章 SCC驱动程序的设计 | 第46-68页 |
| ·驱动程序的原理 | 第46页 |
| ·BSP简介 | 第46-47页 |
| ·SCC重要寄存器的设计 | 第47-50页 |
| ·全局寄存器 | 第47-49页 |
| ·通道寄存器 | 第49-50页 |
| ·SCC驱动程序的设计 | 第50-66页 |
| ·SCC驱动程序的层次和结构 | 第50-51页 |
| ·模块的主要功能 | 第51页 |
| ·驱动模块的基本组成 | 第51-52页 |
| ·任务的规划 | 第52-55页 |
| ·重要的数据结构设计 | 第55-59页 |
| ·重要模块的详细设计 | 第59-66页 |
| ·驱动设计中需要注意的问题 | 第66-68页 |
| 第6章 SCC的调试与测试 | 第68-72页 |
| ·调试工具及调试方法 | 第68页 |
| ·问题的跟踪及其解决 | 第68-69页 |
| ·SCC的测试 | 第69-72页 |
| 结论 | 第72-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-78页 |
| 攻读硕士学位期间发表的论文 | 第78页 |