模块化路由器的接口设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| 第二章 MPC860T微处理器 | 第9-14页 |
| 2.1 MPC860T | 第9-11页 |
| 2.2 PowerPCCore&SIU | 第11页 |
| 2.3 CPM模块 | 第11-12页 |
| 2.4 MPC860T的独特性 | 第12页 |
| 2.5 MPC860T支持的协议 | 第12-13页 |
| 2.6 根据MPC860T特点提出的整体设计思想 | 第13-14页 |
| 第三章 主板设计 | 第14-27页 |
| 3.1 总体结构 | 第14页 |
| 3.2 MPC860T处理器模块 | 第14-15页 |
| 3.3 复位电路模块 | 第15-19页 |
| 3.4 时钟电路模块 | 第19-20页 |
| 3.5 调试电路模块 | 第20-22页 |
| 3.6 存储器电路模块 | 第22-26页 |
| 3.6.1 MEMORYBANK | 第22-24页 |
| 3.6.2 BOOTROM模块&SRAM模块 | 第24-25页 |
| 3.6.3 存储空间分配 | 第25-26页 |
| 3.7 MPC860T初始化过程 | 第26-27页 |
| 第四章 接口部分设计 | 第27-40页 |
| 4.1 插槽的设计 | 第27-33页 |
| 4.1.1 总体设计思路 | 第27-28页 |
| 4.1.2 串行通信控制器(SCCs) | 第28-30页 |
| 4.1.3 插槽的管脚设计 | 第30-32页 |
| 4.1.4 插槽的地址分配 | 第32-33页 |
| 4.2 子板ID号的设计 | 第33-40页 |
| 4.2.1 设计ID号的必要性 | 第33页 |
| 4.2.2 ID号的存储 | 第33-34页 |
| 4.2.3 NVRAMX24C45 | 第34-35页 |
| 4.2.4 860T通过插槽对ID的读写 | 第35-37页 |
| 4.2.5 SPI的主从模式 | 第37-38页 |
| 4.2.6 ID号的格式说明 | 第38页 |
| 4.2.7 系统对ID号的处理 | 第38-40页 |
| 第五章 E1模块设计 | 第40-63页 |
| 5.1 E1模块硬件设计 | 第40-45页 |
| 5.2 E1模块软件设计 | 第45-60页 |
| 5.2.1 QMC | 第45-50页 |
| 5.2.2 DS21354的初始化: | 第50-51页 |
| 5.2.3 MPC860T相关部分的初始化 | 第51-55页 |
| 5.2.4 中断处理程序 | 第55-57页 |
| 5.2.5 接口函数 | 第57-60页 |
| 5.3 V.35与E1信号的转换 | 第60-63页 |
| 第六章 总结 | 第63-64页 |
| 参考文献 | 第64-65页 |
| 致谢 | 第65-66页 |
| 个人简历、研究成果及获奖情况 | 第66-86页 |
| 个人简历 | 第66页 |
| 研究成果 | 第66页 |
| 获奖情况 | 第66-86页 |