一种定点运算部件的设计与实现
| 第一章 绪论 | 第1-10页 |
| ·研究背景和设计需求 | 第8-9页 |
| ·全文的主要工作和结构 | 第9-10页 |
| 第二章 定点运算器的研究状况 | 第10-26页 |
| ·加法器设计的研究现状 | 第10-12页 |
| ·乘法器设计的研究现状 | 第12-18页 |
| ·乘法器的体系结构 | 第12-14页 |
| ·部分积的生成 | 第14-16页 |
| ·部分积的累加 | 第16-17页 |
| ·国内乘法器设计的研究状况 | 第17-18页 |
| ·除法器设计的研究现状 | 第18-26页 |
| ·五类经典的除法算法 | 第18-22页 |
| ·SRT 算法及其改进 | 第22-26页 |
| 第三章 定点ALU 的设计 | 第26-30页 |
| ·加减法指令的实现 | 第26-27页 |
| ·比较指令的实现 | 第27-28页 |
| ·移位指令的实现 | 第28-29页 |
| ·逻辑指令的实现 | 第29-30页 |
| 第四章 定点乘法器的设计 | 第30-44页 |
| ·部分积生成电路的设计 | 第31-37页 |
| ·Booth算法的电路实现 | 第31-33页 |
| ·符号扩展位的处理 | 第33-35页 |
| ·针对无符号数的Booth算法实现 | 第35-37页 |
| ·部分积累加电路的设计 | 第37-41页 |
| ·(4,2)计数器的实现 | 第38-39页 |
| ·Wallace 树的电路实现 | 第39-40页 |
| ·64 位CLA 的实现 | 第40-41页 |
| ·流水线以及和外围接口的设计 | 第41-43页 |
| ·小结 | 第43-44页 |
| 第五章 定点除法器的设计 | 第44-48页 |
| ·支持无符号数的除法器实现 | 第44-45页 |
| ·支持有符号数的除法器实现 | 第45-46页 |
| ·支持无符号数和有符号数的除法器实现 | 第46-48页 |
| 第六章 软件模拟和硬件实现 | 第48-56页 |
| ·软件模拟的重要性和SystemC 介绍 | 第48-53页 |
| ·软件模拟器 | 第48-49页 |
| ·SystemC 的起源和优势 | 第49-51页 |
| ·SystemC 的基本成分 | 第51-52页 |
| ·使用SystemC 实现软件模拟 | 第52-53页 |
| ·软件模拟和验证 | 第53-54页 |
| ·硬件实现 | 第54-56页 |
| 第七章 结束语 | 第56-58页 |
| ·结论 | 第56页 |
| ·下一步研究工作 | 第56-58页 |
| 参考文献 | 第58-60页 |
| 致 谢 | 第60-61页 |
| 作者简历 | 第61页 |