雷达图像编码器的并行处理研究与实现
摘要 | 第1-7页 |
ABSTRACT | 第7-12页 |
第1章 绪论 | 第12-22页 |
·课题的研究背景、目的及意义 | 第12-14页 |
·静态图像压缩的国际标准 | 第14-17页 |
·JPEG静态图像压缩标准 | 第14-15页 |
·JPEG2000静态图像压缩标准 | 第15-17页 |
·JPEG2000硬件实现的研究现状 | 第17-20页 |
·离散小波变换的并行处理研究现状 | 第17-18页 |
·嵌入式块编码的并行处理研究现状 | 第18-20页 |
·本文的主要研究内容及章节安排 | 第20-22页 |
第2章 JPEG2000算法的研究及其改进 | 第22-61页 |
·JPEG2000编码的整体结构 | 第22-23页 |
·预处理 | 第23-24页 |
·瓦片分割 | 第23页 |
·直流电平平移 | 第23-24页 |
·分量间变换及其权衡 | 第24-27页 |
·分量间变换 | 第24-25页 |
·分量间变换的权衡 | 第25-27页 |
·离散小波变换 | 第27-33页 |
·基于提升的DWT | 第27-28页 |
·应用于图像编码的2D-DWT | 第28-32页 |
·边界处理 | 第32-33页 |
·量化 | 第33-34页 |
·最优截断的嵌入式块编码 | 第34-46页 |
·位平面编码 | 第35-42页 |
·自适应二进制算术编码 | 第42-44页 |
·率失真优化截取和码流组织 | 第44-46页 |
·算法的改进 | 第46-60页 |
·直流电平平移的权衡 | 第46-54页 |
·量化的改进 | 第54-60页 |
·本章小结 | 第60-61页 |
第3章 离散小波变换的VLSI结构 | 第61-94页 |
·基于时间差的2D-DWT的VLSI结构 | 第61-69页 |
·基于翻转结构的离散小波变换 | 第62-63页 |
·2D-DWT的实现结构 | 第63-69页 |
·基于SISO的2D-DWT的VLSI结构 | 第69-73页 |
·列滤波模块 | 第69-71页 |
·转置模块 | 第71页 |
·行滤波模块 | 第71-72页 |
·优化缩放模块 | 第72-73页 |
·低复杂度的2D-DWT的VLSI结构 | 第73-77页 |
·列滤波模块 | 第73-76页 |
·行滤波模块 | 第76-77页 |
·优化缩放模块 | 第77页 |
·9/7小波滤波器系数的有理化 | 第77-83页 |
·9/7小波滤波器系数有理化的要求 | 第77-79页 |
·基于遗传算法的9/7小波滤波器系数有理化 | 第79-81页 |
·实验结果 | 第81-83页 |
·9/7小波运算的字长分析 | 第83-91页 |
·整数位数的运算过程 | 第84-90页 |
·小数位数的运算过程 | 第90-91页 |
·性能分析与实验结果 | 第91-93页 |
·本章小结 | 第93-94页 |
第4章 嵌入式块编码的VLSI结构 | 第94-122页 |
·嵌入式块编码的整体结构 | 第94-95页 |
·中间子带缓存的实现结构 | 第95-98页 |
·条带列与编码通道全并行的VLSI结构 | 第98-115页 |
·可行性分析 | 第98-99页 |
·扫描顺序 | 第99-100页 |
·实现结构 | 第100-113页 |
·位平面个数的选择 | 第113-114页 |
·性能分析与实验结果 | 第114-115页 |
·中间CXD缓存的实现结构 | 第115-117页 |
·自适应二进制算术编码器的VLSI结构 | 第117-121页 |
·算术编码流程的优化 | 第117-119页 |
·实现结构 | 第119-120页 |
·实验结果 | 第120-121页 |
·本章小结 | 第121-122页 |
第5章 雷达图像记录卡的设计与实现 | 第122-135页 |
·VDR记录雷达图像的总体实现过程 | 第122-123页 |
·雷达图像记录卡的设计要求 | 第123页 |
·雷达图像记录卡的设计 | 第123-128页 |
·硬件结构 | 第123-125页 |
·工作流程 | 第125-128页 |
·实验结果 | 第128-134页 |
·测试图像 | 第129页 |
·测试方法 | 第129-130页 |
·测试结果 | 第130-134页 |
·本章小结 | 第134-135页 |
结论 | 第135-137页 |
参考文献 | 第137-147页 |
攻读博士学位期间发表的论文和取得的科研成果 | 第147-148页 |
致谢 | 第148-149页 |
附录 | 第149-156页 |