基于FPGA的计算机组成原理实验系统的设计与仿真
摘要 | 第1-3页 |
Abstract | 第3-6页 |
第一章 概述 | 第6-10页 |
·课题的来源及研究的目的 | 第6-7页 |
·国内外研究现状 | 第7-8页 |
·研究的内容与设计目标 | 第8页 |
·论文的内容安排 | 第8-10页 |
第二章 现代EDA技术概述 | 第10-20页 |
·EDA技术 | 第10-11页 |
·EDA技术基础与特点 | 第10-11页 |
·EDA技术的构成要素 | 第11页 |
·硬件描述语言 | 第11-14页 |
·VHDL的特点 | 第12-13页 |
·VHDL程序的基本结构 | 第13-14页 |
·可编程ASIC-FPGA | 第14-18页 |
·FPGA的基本概念及特点 | 第14-16页 |
·FPGA的开发流程 | 第16-18页 |
·设计工具-Quartus II | 第18-20页 |
第三章 计算机组成原理实验系统模型 | 第20-25页 |
·组成原理实验系统的组成和功能 | 第20-22页 |
·基本组成 | 第20-22页 |
·功能 | 第22页 |
·运算器 | 第22-23页 |
·控制器 | 第23-24页 |
·总线 | 第24-25页 |
第四章 组成原理实验系统的设计 | 第25-47页 |
·系统架构 | 第25页 |
·指令系统 | 第25-27页 |
·指令格式 | 第26页 |
·指令分组及节拍图 | 第26-27页 |
·指令汇总表 | 第27页 |
·总体结构图 | 第27-28页 |
·各功能模块的实现 | 第28-47页 |
·算数逻辑单元 | 第28-32页 |
·寄存器及其选择 | 第32-34页 |
·数据选择器 | 第34-36页 |
·ALU进位生成器 | 第36-37页 |
·标志寄存器 | 第37页 |
·程序计数器 | 第37-38页 |
·地址寄存器和指令寄存器 | 第38-40页 |
·节拍发生器 | 第40-41页 |
·控制逻辑 | 第41-44页 |
·指令所用控制信号 | 第44-45页 |
·内存 | 第45-47页 |
第五章 组成原理实验计算机CPU的仿真与验证 | 第47-52页 |
·仿真验证概念 | 第47页 |
·仿真与验证 | 第47-52页 |
·算术逻辑单元的仿真与验证 | 第47-48页 |
·寄存器的仿真与验证 | 第48页 |
·寄存器选择的仿真与验证 | 第48页 |
·地址寄存器的仿真与验证 | 第48-49页 |
·节拍发生器的仿真与验证 | 第49页 |
·控制逻辑的仿真和验证 | 第49-50页 |
·内存的仿真和验证 | 第50页 |
·整机的仿真和验证 | 第50-52页 |
结论 | 第52-53页 |
参考文献 | 第53-55页 |
致谢 | 第55-56页 |