S模式机载应答机信号处理系统研究
| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第1章 绪论 | 第11-18页 |
| ·论文的选题背景 | 第11页 |
| ·二次雷达应答机的国内外发展现状 | 第11-13页 |
| ·二次雷达监视系统的国外发展现状 | 第11-13页 |
| ·二次雷达监视系统的国内发展现状 | 第13页 |
| ·S模式二次雷达系统询问信号的特征 | 第13-16页 |
| ·A/C监视用询问信号主要特征 | 第13-15页 |
| ·S模式选择性询问信号主要特征 | 第15-16页 |
| ·论文的主要内容 | 第16页 |
| ·本章小结 | 第16-18页 |
| 第2章 S模式应答机总体方案设计 | 第18-24页 |
| ·S模式应答机系统设计要求和主要技术指标 | 第18页 |
| ·S模式应答机系统的总体结构 | 第18-19页 |
| ·终端模块 | 第19-22页 |
| ·终端模块结构及功能 | 第19-21页 |
| ·终端模块工作流程 | 第21-22页 |
| ·射频模块 | 第22-23页 |
| ·电源模块 | 第23页 |
| ·本章小结 | 第23-24页 |
| 第3章 射频信号发射和接收信号处理方法 | 第24-28页 |
| ·接收单元 | 第24-26页 |
| ·对数中频放大电路 | 第25页 |
| ·DPSK调制解调基本原理 | 第25-26页 |
| ·发射单元 | 第26-27页 |
| ·自检单元 | 第27页 |
| ·本章小结 | 第27-28页 |
| 第4章 S模式应答机系统终端模块硬件设计 | 第28-40页 |
| ·ARM处理单元硬件设计 | 第28-35页 |
| ·微处理芯片LPC2478FBD208介绍 | 第29-30页 |
| ·ARM处理单元电源电路 | 第30-31页 |
| ·ARM处理单元复位电路 | 第31页 |
| ·串口接口电路 | 第31-32页 |
| ·I~2C电路 | 第32页 |
| ·电平转换电路 | 第32-33页 |
| ·外部存储电路 | 第33-34页 |
| ·其它功能电路 | 第34-35页 |
| ·FPGA信号处理单元硬件设计 | 第35-39页 |
| ·FPGA处理器介绍 | 第35-36页 |
| ·FPGA电源电路 | 第36-37页 |
| ·信号采样电路 | 第37-38页 |
| ·时钟电路 | 第38页 |
| ·其它相关电路 | 第38-39页 |
| ·地址盒单元硬件原理设计 | 第39页 |
| ·本章小结 | 第39-40页 |
| 第5章 S模式应答机软件设计 | 第40-64页 |
| ·ARM终端控制软件设计 | 第40-45页 |
| ·串口通讯设计 | 第40-41页 |
| ·与FPGA数据交换接口软件设计 | 第41-42页 |
| ·地址BI码生成软件模块 | 第42-43页 |
| ·高度码(格雷码)转换模块 | 第43-45页 |
| ·FPGA信号处理软件设计 | 第45-60页 |
| ·主模块 | 第45-46页 |
| ·通信接口模块 | 第46-47页 |
| ·询问信号处理模块 | 第47-53页 |
| ·地址/校验模块 | 第53-54页 |
| ·软件功放保护模块 | 第54-56页 |
| ·自检软件模块 | 第56-57页 |
| ·应答脉冲发射软件模块 | 第57-60页 |
| ·地址盒软件设计 | 第60-62页 |
| ·本章小结 | 第62-64页 |
| 第6章 S模式应答机实验验证 | 第64-72页 |
| ·S模式应答机实验测试系统组成 | 第64-66页 |
| ·A、C模式功能指标测试 | 第66-69页 |
| ·S模式功能指标测试 | 第69-71页 |
| ·本章小结 | 第71-72页 |
| 第7章 结论 | 第72-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-77页 |
| 攻读硕士学位期间发表的论文 | 第77页 |