基于HSDCD的高速数据传输系统的设计与实现
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-8页 |
| 序 | 第8-16页 |
| 1 引言 | 第16-22页 |
| ·HSDCD技术简介 | 第16-17页 |
| ·课题的研究背景 | 第17-19页 |
| ·课题的研究现状 | 第19-20页 |
| ·课题的实现目标 | 第20-22页 |
| 2 系统架构及关键技术原理 | 第22-42页 |
| ·系统机械平台 | 第22-26页 |
| ·概述 | 第22-23页 |
| ·旋转体描述 | 第23-25页 |
| ·固定体描述 | 第25-26页 |
| ·系统电气架构 | 第26-31页 |
| ·发送单元架构 | 第27-30页 |
| ·接收单元架构 | 第30-31页 |
| ·关键技术原理 | 第31-42页 |
| ·CIMT编码 | 第31-36页 |
| ·HSDCD微带天线设计原理 | 第36-42页 |
| 3 系统硬件设计与实现 | 第42-74页 |
| ·信号采集处理单元设计 | 第42-61页 |
| ·硬件架构 | 第42-43页 |
| ·主要芯片工作原理及性能指标 | 第43-54页 |
| ·PECL电平介绍 | 第54-56页 |
| ·硬件电路实现 | 第56-61页 |
| ·天线驱动单元设计 | 第61-66页 |
| ·硬件架构 | 第61-62页 |
| ·主要芯片工作原理及性能指标 | 第62-64页 |
| ·硬件电路实现 | 第64-66页 |
| ·电容耦合式天线设计 | 第66-71页 |
| ·硬件架构 | 第66-67页 |
| ·硬件电路设计 | 第67-71页 |
| ·接收单元设计 | 第71-74页 |
| ·硬件架构 | 第71页 |
| ·主要芯片工作原理及性能指标 | 第71-73页 |
| ·硬件电路实现 | 第73-74页 |
| 4 系统软件设计与实现 | 第74-93页 |
| ·Verilog HDL语言介绍 | 第74-75页 |
| ·测试模式 | 第75-85页 |
| ·发射机设计 | 第75-81页 |
| ·接收机设计 | 第81-85页 |
| ·工作模式 | 第85-93页 |
| ·发射机设计 | 第85-90页 |
| ·天线驱动单元软件设计 | 第90-91页 |
| ·接收机设计 | 第91-93页 |
| 5 系统测试 | 第93-111页 |
| ·硬件电路性能测试 | 第93-103页 |
| ·系统传输工作性能测试 | 第93-100页 |
| ·外部FIFO性能测试 | 第100-102页 |
| ·测试结论 | 第102-103页 |
| ·电容耦合天线性能测试 | 第103-111页 |
| ·天线耦合性能测试 | 第103-108页 |
| ·天线切换测试 | 第108-110页 |
| ·测试结论 | 第110-111页 |
| 6 结论 | 第111-112页 |
| 参考文献 | 第112-114页 |
| 附录A | 第114-116页 |
| 作者简历 | 第116-120页 |
| 学位论文数据集 | 第120页 |