基于FPGA的SAR实时成像实现技术研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-13页 |
| ·研究背景及意义 | 第9-10页 |
| ·合成孔径雷达发展概况 | 第10-12页 |
| ·本文的结构安排 | 第12-13页 |
| 第二章 合成孔径雷达成像原理 | 第13-22页 |
| ·合成孔径雷达成像原理 | 第13-16页 |
| ·距离向高分辨力实现 | 第13页 |
| ·方位向高分辨力实现 | 第13-16页 |
| ·合成孔径雷达成像算法 | 第16-19页 |
| ·去调频斜率算法 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 实时成像系统方案设计 | 第22-27页 |
| ·功能分析及指标要求 | 第22页 |
| ·传统实现方式 | 第22-23页 |
| ·系统方案设计 | 第23-26页 |
| ·方案介绍 | 第23-24页 |
| ·可行性分析 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第四章 实时成像系统硬件设计 | 第27-43页 |
| ·数据采集模块设计 | 第28-31页 |
| ·技术指标 | 第28页 |
| ·功能描述 | 第28页 |
| ·主要芯片选型 | 第28-30页 |
| ·外围电路设计 | 第30-31页 |
| ·FPGA 硬件电路设计 | 第31-34页 |
| ·芯片选型 | 第31-32页 |
| ·配置电路设计 | 第32-34页 |
| ·DSP 硬件电路设计 | 第34-40页 |
| ·芯片选型 | 第34-35页 |
| ·DSP SDRAM 扩展设计 | 第35-36页 |
| ·DSP Linkport 接口设计 | 第36-37页 |
| ·DSP 配置电路设计 | 第37页 |
| ·JTAG 电路设计 | 第37-38页 |
| ·时钟分配电路设计 | 第38页 |
| ·DSP 加载电路设计 | 第38-40页 |
| ·相关接口硬件电路设计 | 第40-42页 |
| ·1553B 接口电路设计 | 第40-41页 |
| ·RS485 接口电路设计 | 第41页 |
| ·RS232 接口电路设计 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第五章 实时成像系统 FPGA 程序设计 | 第43-62页 |
| ·距离向脉压处理 | 第44-45页 |
| ·基于DDR SDRAM 转置存储模块的实现 | 第45-56页 |
| ·转置存储原理 | 第46-47页 |
| ·DDR SDRAM 操作方式 | 第47页 |
| ·传统转置存储算法 | 第47页 |
| ·行写行读高效转置存储算法 | 第47-49页 |
| ·算法执行效率及难点分析 | 第49-50页 |
| ·转置存储模块的FPGA 实现 | 第50-56页 |
| ·方位向脉压处理及求模输出 | 第56-60页 |
| ·方位向脉压处理 | 第56-57页 |
| ·基于CORDIC 算法实现求模运算 | 第57-60页 |
| ·本章小结 | 第60-62页 |
| 第六章 实时成像系统调试 | 第62-68页 |
| ·系统级联调试 | 第62-63页 |
| ·调试结果 | 第63-67页 |
| ·本章小结 | 第67-68页 |
| 结束语 | 第68-70页 |
| 1. 本文工作总结 | 第68页 |
| 2. 工作展望 | 第68-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-73页 |
| 在校期间的科研成果和发表的学术论文 | 第73-74页 |