基于FPGA的实时视频处理器的应用设计
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-13页 |
| ·研究背景 | 第10页 |
| ·国内外研究现状 | 第10-11页 |
| ·研究意义 | 第11页 |
| ·论文结构 | 第11-13页 |
| 第2章 FPGA技术的开发平台和开发环境 | 第13-30页 |
| ·FPGA 硬件开发平台 | 第13-16页 |
| ·系统硬件开发板 | 第13-15页 |
| ·FPGA 选型分析 | 第15-16页 |
| ·FPGA 软件开发环境 | 第16-20页 |
| ·QuartusII 软件开发环境 | 第16-20页 |
| ·SOPC Builder 技术 | 第20-30页 |
| ·Altera 公司的SOPC 技术 | 第20-23页 |
| ·SOPC 系统设计流程 | 第23页 |
| ·Avalon 总线交换架构 | 第23-27页 |
| ·Avalon 总线信号 | 第27-30页 |
| 第3章 系统总体设计方案 | 第30-38页 |
| ·系统工作原理 | 第30-31页 |
| ·视频处理子系统功能结构分析 | 第31页 |
| ·系统预期性能指标 | 第31-32页 |
| ·系统预期性能指标参数 | 第31-32页 |
| ·视频源输出视频信号指标参数 | 第32页 |
| ·国内外视频信号标准比较 | 第32-38页 |
| ·彩色模拟视频信号标准 | 第32-33页 |
| ·彩色数字视频信号标准 | 第33-35页 |
| ·ITU—R 656 视频标准 | 第35-38页 |
| 第4章 系统硬件设计及调试 | 第38-44页 |
| ·视频解码电路设计 | 第38-39页 |
| ·SD 卡接口电路设计 | 第39-40页 |
| ·音频编码/解码芯片及接口电路设计 | 第40-41页 |
| ·显示输出接口电路设计 | 第41-44页 |
| 第5章 系统软件设计及调试 | 第44-60页 |
| ·基于模块化的程序设计流程 | 第44-47页 |
| ·视频解码模块程序设计 | 第47页 |
| ·视频处理模块程序设计 | 第47-50页 |
| ·视频缓冲模块程序设计 | 第50页 |
| ·菜单缓冲显示模块程序设计 | 第50-51页 |
| ·图片缓冲模块程序设计 | 第51-52页 |
| ·显示输出模块程序设计 | 第52-54页 |
| ·处理控制模块程序设计 | 第54页 |
| ·系统主程序软件设计 | 第54-60页 |
| ·NiosII 软核处理器 | 第54-55页 |
| ·NiosII 的硬件架构 | 第55-56页 |
| ·NiosII 软核处理器及其开发流程 | 第56-57页 |
| ·NiosII IDE | 第57-60页 |
| 第6章 系统性能测试及实验结果 | 第60-64页 |
| ·系统硬件测试 | 第60-61页 |
| ·系统软件测试 | 第61-62页 |
| ·实验测试结果 | 第62-64页 |
| 第7章 结论及展望 | 第64-65页 |
| 致谢 | 第65-66页 |
| 攻读学位期间取得学术成果 | 第66-67页 |
| 附录A 参考文献 | 第67-68页 |
| 附录B 系统实物照片及部分程序 | 第68-70页 |