摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
图表目录 | 第9-11页 |
第一章 绪论 | 第11-17页 |
·片上网络发展现状 | 第11-13页 |
·片上网络的技术优势分析 | 第11-12页 |
·片上网络设计的关键技术难点 | 第12-13页 |
·国内外研究现状 | 第13-14页 |
·国外相关研究 | 第13页 |
·国内相关研究 | 第13-14页 |
·本课题背景和研究内容 | 第14-16页 |
·课题背景 | 第14-15页 |
·研究内容 | 第15-16页 |
·论文的组织结构 | 第16-17页 |
第二章 低功耗可配置路由单元设计的关键技术和总体方案 | 第17-32页 |
·路由单元设计的关键网络技术 | 第17-24页 |
·拓扑结构 | 第17-19页 |
·包交换技术 | 第19-21页 |
·虚拟通道技术(Virtual Channel) | 第21-22页 |
·路由算法 | 第22-23页 |
·BE 数据包格式定义 | 第23页 |
·流量控制 | 第23-24页 |
·NoC 低功耗技术 | 第24-26页 |
·NoC 功耗的来源 | 第24页 |
·常用NoC 低功耗技术 | 第24-26页 |
·片上网络性能指标 | 第26-28页 |
·功耗 | 第26页 |
·面积 | 第26页 |
·时延 | 第26-27页 |
·吞吐量 | 第27-28页 |
·可重用性 | 第28页 |
·低功耗可配置的路由单元总体设计方案 | 第28-32页 |
第三章 片上网络路由单元的可配置设计 | 第32-47页 |
·任意拓扑结构的片上网络 | 第32-33页 |
·可配置路由单元模块划分 | 第33-34页 |
·输入输出端口编号 | 第34-35页 |
·输入端口模块设计 | 第35-40页 |
·输入控制器 | 第35-37页 |
·缓存配置模块 | 第37-39页 |
·传输控制器 | 第39-40页 |
·输出端口模块设计 | 第40-44页 |
·输出控制器 | 第40-41页 |
·Lottery 仲裁机制 | 第41-43页 |
·状态反馈器 | 第43-44页 |
·路由计算模块设计 | 第44-45页 |
·交换开关设计 | 第45-46页 |
·本地输入输出模块设计 | 第46-47页 |
第四章 片上网络路由单元低功耗设计 | 第47-53页 |
·片上网络路由单元功耗分析 | 第47页 |
·片上网络路由单元低功耗设计方案 | 第47-48页 |
·输入端口低功耗设计 | 第48-50页 |
·时钟门控技术 | 第48-49页 |
·采用时钟门控的输入端口低功耗设计 | 第49-50页 |
·交换开关低功耗设计 | 第50-53页 |
第五章 低功耗可配置片上网络路由单元功能验证与性能分析 | 第53-64页 |
·路由单元功能验证流程 | 第53页 |
·路由单元功能验证 | 第53-61页 |
·输入端口模块的验证 | 第53-57页 |
·输出端口模块的验证 | 第57-58页 |
·路由单元的验证 | 第58-61页 |
·路由单元性能分析 | 第61-64页 |
·功耗分析 | 第61-62页 |
·面积分析 | 第62页 |
·传输时延分析 | 第62-63页 |
·链路带宽 | 第63-64页 |
第六章 总结与展望 | 第64-66页 |
参考文献 | 第66-69页 |
致谢 | 第69-70页 |
在学期间的研究成果及发表的论文 | 第70页 |