首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

低功耗可配置的片上网络路由单元设计与实现

 摘要第1-5页
ABSTRACT第5-9页
图表目录第9-11页
第一章 绪论第11-17页
   ·片上网络发展现状第11-13页
     ·片上网络的技术优势分析第11-12页
     ·片上网络设计的关键技术难点第12-13页
   ·国内外研究现状第13-14页
     ·国外相关研究第13页
     ·国内相关研究第13-14页
   ·本课题背景和研究内容第14-16页
     ·课题背景第14-15页
     ·研究内容第15-16页
   ·论文的组织结构第16-17页
第二章 低功耗可配置路由单元设计的关键技术和总体方案第17-32页
   ·路由单元设计的关键网络技术第17-24页
     ·拓扑结构第17-19页
     ·包交换技术第19-21页
     ·虚拟通道技术(Virtual Channel)第21-22页
     ·路由算法第22-23页
     ·BE 数据包格式定义第23页
     ·流量控制第23-24页
   ·NoC 低功耗技术第24-26页
     ·NoC 功耗的来源第24页
     ·常用NoC 低功耗技术第24-26页
   ·片上网络性能指标第26-28页
     ·功耗第26页
     ·面积第26页
     ·时延第26-27页
     ·吞吐量第27-28页
     ·可重用性第28页
   ·低功耗可配置的路由单元总体设计方案第28-32页
第三章 片上网络路由单元的可配置设计第32-47页
   ·任意拓扑结构的片上网络第32-33页
   ·可配置路由单元模块划分第33-34页
   ·输入输出端口编号第34-35页
   ·输入端口模块设计第35-40页
     ·输入控制器第35-37页
     ·缓存配置模块第37-39页
     ·传输控制器第39-40页
   ·输出端口模块设计第40-44页
     ·输出控制器第40-41页
     ·Lottery 仲裁机制第41-43页
     ·状态反馈器第43-44页
   ·路由计算模块设计第44-45页
   ·交换开关设计第45-46页
   ·本地输入输出模块设计第46-47页
第四章 片上网络路由单元低功耗设计第47-53页
   ·片上网络路由单元功耗分析第47页
   ·片上网络路由单元低功耗设计方案第47-48页
   ·输入端口低功耗设计第48-50页
     ·时钟门控技术第48-49页
     ·采用时钟门控的输入端口低功耗设计第49-50页
   ·交换开关低功耗设计第50-53页
第五章 低功耗可配置片上网络路由单元功能验证与性能分析第53-64页
   ·路由单元功能验证流程第53页
   ·路由单元功能验证第53-61页
     ·输入端口模块的验证第53-57页
     ·输出端口模块的验证第57-58页
     ·路由单元的验证第58-61页
   ·路由单元性能分析第61-64页
     ·功耗分析第61-62页
     ·面积分析第62页
     ·传输时延分析第62-63页
     ·链路带宽第63-64页
第六章 总结与展望第64-66页
参考文献第66-69页
致谢第69-70页
在学期间的研究成果及发表的论文第70页

论文共70页,点击 下载论文
上一篇:模拟电路测点优选与测试生成方法研究
下一篇:边界扫描测试算法和BIST技术的研究与实现