某干DDS的Ku波段宽带频率源研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 研究背景与意义 | 第10页 |
1.2 国内外研究与发展现状 | 第10-14页 |
1.3 未来发展 | 第14页 |
1.4 本文的主要工作 | 第14-16页 |
第二章 频率合成技术理论 | 第16-27页 |
2.1 频率合成方式简介 | 第16页 |
2.2 直接模拟频率合成技术 | 第16-17页 |
2.3 间接频率合成技术 | 第17-22页 |
2.3.1 间接频率合成技术原理 | 第17-18页 |
2.3.2 锁相环性能分析 | 第18-22页 |
2.3.2.1 相位噪声分析 | 第18-21页 |
2.3.2.2 环路稳定性分析 | 第21-22页 |
2.4 直接数字频率合成技术 | 第22-24页 |
2.4.1 DDS的杂散分析 | 第23页 |
2.4.2 DDS的相位噪声分析 | 第23-24页 |
2.5 混合频率合成技术 | 第24-26页 |
2.5.1 DDS直接激励PLL | 第24页 |
2.5.2 DDS与PLL混频 | 第24-26页 |
2.5.2.1 环内混频 | 第24-25页 |
2.5.2.2 环外混频 | 第25-26页 |
2.6 本章小结 | 第26-27页 |
第三章 直接数字式频率源研究 | 第27-45页 |
3.1 DDS指标要求 | 第27页 |
3.2 方案设计 | 第27-31页 |
3.2.1 芯片选择 | 第28-29页 |
3.2.2 DDS与FPGA版图设计 | 第29-31页 |
3.3 程序设计及硬件调试分析 | 第31-35页 |
3.3.1 工作原理与程序设计 | 第31-32页 |
3.3.2 硬件调试分析 | 第32-35页 |
3.3.2.1 FPGA硬件调试 | 第32-33页 |
3.3.2.2 AD9914硬件调试 | 第33-35页 |
3.4 DDS系统测试结果与分析 | 第35-44页 |
3.4.1 频域测试 | 第35-43页 |
3.4.2 时域测试 | 第43-44页 |
3.5 本章小结 | 第44-45页 |
第四章 11~19GHz宽带锁相环频率源研究 | 第45-61页 |
4.1 系统方案设计 | 第45-48页 |
4.1.1 芯片选型案 | 第45-46页 |
4.1.2 输出功率分析 | 第46页 |
4.1.3 相位噪声分析 | 第46-48页 |
4.2 PLL硬件调试与测试分析 | 第48-60页 |
4.2.1 硬件调试 | 第48-54页 |
4.2.1.1 平行耦合器的仿真设计 | 第48-49页 |
4.2.1.2 VCO调试 | 第49-51页 |
4.2.1.3 四分频器的验证 | 第51-52页 |
4.2.1.4 环路滤波器设计 | 第52-54页 |
4.2.2 11~19GHz宽带频率源测试与分析 | 第54-60页 |
4.2.2.1 宽带频率源测试 | 第54-55页 |
4.2.2.2 宽带频率源测试结果与分析 | 第55-60页 |
4.3 本章小结 | 第60-61页 |
第五章 宽带频率源级联调试与测试 | 第61-69页 |
5.1 系统指标要求 | 第61页 |
5.2 宽带频率源级联点频测试 | 第61-67页 |
5.3 宽带频率源级联扫频测试 | 第67-68页 |
5.4 本章小结 | 第68-69页 |
第六章 总结 | 第69-71页 |
6.1 本文工作 | 第69页 |
6.2 不足与改进 | 第69-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
攻硕期间取得的研究成果 | 第74页 |