LTE上行链路波形设汁与软件无线电实现
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第19-23页 |
1.1 研究背景 | 第19-20页 |
1.2 本文的主要研究内容与贡献 | 第20-21页 |
1.3 论文结构及内容安排 | 第21-23页 |
第二章 LTE上行链路波形关键技术 | 第23-33页 |
2.1 LTE系统帧结构及上行物理资源 | 第23-24页 |
2.1.1 上行帧结构介绍 | 第23页 |
2.1.2 时隙结构和物理资源 | 第23-24页 |
2.2 SC-FDMA的基本原理 | 第24-28页 |
2.2.1 OFDMA系统的原理 | 第25-26页 |
2.2.2 SC-FDMA应用背景及原理 | 第26-28页 |
2.3 LTE上行链路参考信号设计 | 第28-30页 |
2.4 LTE上行链路中的信道估计与均衡研究 | 第30-32页 |
2.5 本章小结 | 第32-33页 |
第三章 LTE上行链路波形设计 | 第33-57页 |
3.1 LTE上行链路波形需求分析 | 第33-34页 |
3.1.1 功能需求 | 第33页 |
3.1.2 性能指标 | 第33-34页 |
3.2 LTE上行链路波形总体结构和设计流程 | 第34-38页 |
3.2.1 LTE上行链路波形总体结构 | 第34-35页 |
3.2.2 LTE上行链路波形设计流程 | 第35-38页 |
3.3 LTE上行链路波形软件架构 | 第38-51页 |
3.3.1 PUSCH发送端 | 第38-48页 |
3.3.2 PUSCH接收端 | 第48页 |
3.3.3 中射频处理 | 第48-50页 |
3.3.4 同步单元 | 第50-51页 |
3.4 LTE上行链路波形性能仿真分析 | 第51-56页 |
3.4.1 基础链路仿真 | 第51-54页 |
3.4.2 时间同步仿真 | 第54-56页 |
3.4.3 全链路仿真 | 第56页 |
3.5 本章小结 | 第56-57页 |
第四章 LTE上行链路波形实现 | 第57-85页 |
4.1 System Generator | 第57-61页 |
4.2 数字发送单元 | 第61-74页 |
4.2.1 传输块添加CRC | 第63-64页 |
4.2.2 码块分段及码块添加CRC | 第64-65页 |
4.2.3 信道编码 | 第65-66页 |
4.2.4 速率匹配 | 第66-68页 |
4.2.5 加扰模块 | 第68-69页 |
4.2.6 16QAM调制 | 第69-70页 |
4.2.7 SC-FDMA调制 | 第70-72页 |
4.2.8 加CP | 第72-73页 |
4.2.9 数字上变频 | 第73-74页 |
4.3 数字接收单元 | 第74-84页 |
4.3.1 数字下变频 | 第75-76页 |
4.3.2 时间同步 | 第76-78页 |
4.3.3 去CP | 第78-79页 |
4.3.4 SC-FDMA解调 | 第79-81页 |
4.3.5 16QAM解调 | 第81-82页 |
4.3.6 解扰 | 第82-83页 |
4.3.7 译码 | 第83页 |
4.3.8 传输块CRC校验 | 第83-84页 |
4.4 本章小结 | 第84-85页 |
第五章 测试与分析 | 第85-95页 |
5.1 测试平台介绍 | 第85-86页 |
5.2 同步测试 | 第86-89页 |
5.2.1 测试场景 | 第87页 |
5.2.2 测试方法 | 第87-88页 |
5.2.3 测试结果与分析 | 第88-89页 |
5.3 文件传输测试 | 第89-91页 |
5.3.1 测试场景 | 第89页 |
5.3.2 测试方法 | 第89-90页 |
5.3.3 测试结果与分析 | 第90-91页 |
5.4 误码率测试 | 第91-93页 |
5.4.1 测试场景 | 第91-92页 |
5.4.2 测试方法 | 第92页 |
5.4.3 测试结果与分析 | 第92-93页 |
5.5 资源消耗分析 | 第93-94页 |
5.6 本章小结 | 第94-95页 |
第六章 结束语 | 第95-97页 |
6.1 本文贡献 | 第95页 |
6.2 下一步工作 | 第95-97页 |
致谢 | 第97-98页 |
参考文献 | 第98-101页 |
个人简历 | 第101-102页 |
攻读硕士学位期间的研究成果 | 第102-103页 |
学位论文评审后修改说明表 | 第103-104页 |
学位论文答辩后勘误修订说明表 | 第104-105页 |