多总线监测仪的研究与设计
摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-12页 |
·引言 | 第8页 |
·国内外测试技术发展现状 | 第8-9页 |
·现场总线的发展 | 第9-10页 |
·本课题的背景及研究意义 | 第10-11页 |
·本论文主要内容 | 第11-12页 |
2 总体方案的设计 | 第12-16页 |
·技术指标 | 第12页 |
·总体设计原则 | 第12-13页 |
·系统方案的设计 | 第13-16页 |
3 主板设计 | 第16-28页 |
·主板设计原理图 | 第16页 |
·USB 接口的设计 | 第16-22页 |
·USB 控制器 | 第16-17页 |
·USB 接口原理图 | 第17-18页 |
·USB 固件程序的设计 | 第18-19页 |
·GPIF 设计 | 第19-22页 |
·数据通信接口设计 | 第22-25页 |
·数据通信原理图 | 第22-23页 |
·FPGA 设计流程 | 第23-24页 |
·数据流交换设计 | 第24-25页 |
·电源模块的设计 | 第25-26页 |
·硬件电路抗干扰设计 | 第26-28页 |
4 总线监测模块的设计 | 第28-46页 |
·CAN 总线监测模块 | 第28-39页 |
·CAN 总线概述 | 第28-29页 |
·CAN 监测模块设计原理 | 第29-30页 |
·CAN 总线的理论速度分析 | 第30-33页 |
·硬件电路设计 | 第33-36页 |
·CAN 通信软件设计 | 第36-39页 |
·并口监测模块的设计 | 第39-41页 |
·并口监测模块原理图 | 第39-41页 |
·测试系统速度分析 | 第41页 |
·同步和异步监测模块设计 | 第41-46页 |
·同步SPI 监测模块 | 第41-43页 |
·异步UART 监测模块 | 第43-46页 |
5 高速存储模块研究 | 第46-59页 |
·存储器芯片的介绍 | 第46-47页 |
·提高存储模块写速度分析 | 第47-48页 |
·块检测技术研究 | 第48-50页 |
·存储模块结构 | 第50-59页 |
·分解指令法可行性分析 | 第51-52页 |
·写闪存设计 | 第52-57页 |
·读取数据控制设计 | 第57页 |
·擦除闪存设计 | 第57-59页 |
6 测试及读数软件设计 | 第59-64页 |
·测试软件 | 第59-60页 |
·CAN 模块测试软件 | 第59-60页 |
·并行总线模块测试 | 第60页 |
·同步和异步串行通信测试软件 | 第60页 |
·读数软件 | 第60-62页 |
·测试结果 | 第62-64页 |
7 总结 | 第64-65页 |
·本文的工作总结 | 第64页 |
·展望 | 第64-65页 |
参考文献 | 第65-67页 |
攻读硕士期间发表的论文及所取得的研究成果 | 第67-68页 |
致谢 | 第68页 |